位同步信号提取实验---修改

位同步信号提取实验---修改

ID:41792529

大小:155.76 KB

页数:6页

时间:2019-09-02

位同步信号提取实验---修改_第1页
位同步信号提取实验---修改_第2页
位同步信号提取实验---修改_第3页
位同步信号提取实验---修改_第4页
位同步信号提取实验---修改_第5页
资源描述:

《位同步信号提取实验---修改》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、位同步信号提取一X实验目的:1.掌握琐相环的工作原理2.掌握用锁相环提取位同步信号的原理3.了解THEXT-1现代通信原理与技术实验箱的基木结构。二、实验仪器1.PC机2.20MHz以上的双踪示波器3・ByteBlaster下载缆线4.数字万用表5.THEXT-1现代通信原理与技术实验箱三.实验原理1.位同步位同步也称为位定时恢复或码元同步。在任何形式的数字通信系统中,位同步都是必不可少的,无论数字基带传输系统还是数字频带传输系统,无论相干解调还是非相干解调,都必须完成位同步信号的提取,即从接收信号屮设法恢复出与

2、发送端频率相同的码元吋钟信号,保证解调时在最佳时刻进行抽样判决,以消除噪声干扰所导致的解调接收信号的失真,使接收端能以较低的错误概率恢复出被传输的数字信息。因此,位同步信号的稳定性直接影响到整个数字通信系统的工作性能。如果位同步脉冲发生了严重的抖动或缺位,则使数字通信产生误码;严重时会使通信屮断。影响位同步恢复的主要原因是:①输入位同步信号的质量;②信号中的长连0。2.位同步信号提取的方法之一:锁相环法在接收端利用鉴相器比较接收码元和本地产生的位同步信号的相位,若二者不一致(超前或滞后),鉴相器就产生误差信号去调

3、整为同步信号的相位,直到获得准确的位同步信号为止。我们把采用锁相环来提取位同步信号的方法称为锁相环法。锁相环法分为数字锁相环和模拟锁相环。模拟锁相环原理方框图如1所示:图1模拟锁相环位同步提取实验原理框图模拟锁相环提取同步信号适用于各种信码率的数字通信电路,在以往的数字通信中起到重要作用。在提取电路中模拟锁相环起相位跟踪作用,这里的锁相环可视为窄带跟踪滤波器。模拟锁相环作为同步提取的优点是可以通过改变环路滤波器的参数来达到同步保持时间和同步建立时间等主要技术指标。这种为同步提取方法的最大缺点是电路调试较难。锁相的

4、意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。锁相环主要由相位比较器(PC)、压控振荡器(VCO)、低通滤波器三部分组成,如图2所示:Y0图2锁相环基木组成框图四、实验内容及步骤1.实验电路说明:在CPLD芯片EPM7128SLC84—15中已经集成有NRZ编码和VCO输出至PD间的4分频电路。2.连接硕件电路(1)将U1的50脚、51脚、52脚与U61连接。(2)波形下载完成后接通U61的电源(SW61

5、的1-2),连接SW64的2・4、SW65的1-3和2-4>SW63的1-2,调节C66,用双踪示波器在U1的TP56(28脚,CLKOUT信号)和J61(提取的位同步信号),对比波形并记录结果。1.观测U1的57脚(NRZ信号)和50脚(非线性变换后输出SOUT信号),与仿真波形(如图3所示)对比较。Ref:

6、0山$

7、匡[习Time:

8、945t)n$

9、Interval:

10、945.0ns0.0nsACLK-i^sout密nrz电Eclkout五、实验结果及分析:1、实验结果:1)NRZ编码波形2)非线性变换波形3

11、)对比位同步信号(TP56)和VCO输出波形(J61)(注意作图的起止时刻,在一个时间轴上作图。)(2)实验结果分析:硬件测试过程:此过程主要是用示波器对两个管脚输出信号的测试,并将其对比。U1的TP56(28脚,CLKOUT信号)和J61(提取的位同步信号),因为在NRZ模块中83管脚引入的是16.481MHZ的时钟信号,其首先经过一个16分频器,即输出为U1的TP56的信号其大约为1MHZ左右,而测的结果为1.0572MHZ符合要求。而图13为J61中的VCO输出波形图,他是经过一个D触发器和一个四级序列发生

12、器后的输出,因为D触发器是上升沿有效的,U1的TP56作为他的时钟脉冲,所以其输出信号的频率为U1的TP56一半约为52&36KHZo而TP57的输出是TP56经过锁相环后的输出,其中含有一个4分频器,所以其输出为281.92KHZ。符合实验要求。六、思考题在用锁相环提取位同步信号时,是什么引起位同步信号与接收码元相位不一致的?答:电路时延。PLL在锁定时,有一稳态相差。附录一、锁相环电路原理图UI52PSW65C665-27PC6510PU151PPHO3VDDPHO1ZPHDPHI1VC00PHO2INHR2

13、ClRlvssJL21L111UVCO1CD4046100KTJ140PR63100KSW62TP62卄SPOTP61RW6110KTJ6114P4SW63C621000PC63J611FILVCOPDINPGNDC64TJ6114PC621000PC63~FILTIVCOPDINPUGNDD.lu5二、锁相环芯片用图1锁相环电路原理图CD4046内部结构图clARl相位

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。