资源描述:
《微机接口试卷2》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、大学成人教育学院2008-2009学年第一学期《微机原理及应用》试卷(A卷)得分填空题(每空1分,共20分)考试方式:辺卷本试卷考试分数占学生总评成绩的80%总分题号—►-二四五七八九题分20202040得分1、8086通过数据总线对进行访问所需要的时间为一个时钟周期,一个总线周期至少包含个时钟周期。2、I/O设备的编址方式通常有和3.当8255A的PC4-PC7全部为输出线,则A口工作在方式。4.微机一般有和组成。5、在8086读存储器周期中,采样Ready线的目的是6、8088在访问4个当前段时,代码段、数据段及堆栈段的偏移量分别由和提供。7>
2、8088执行存储器写时序的时候,IO/M为电平,DT/R为电平。8、异步通信协议包括两个方面,其内容一是字符的规定,二是的要求。9、8086微处理器有20条地址线,实模式下内存空间为,地址的编码区间是o可表示的地址范围为得分二、选择(每个2分,共20分)K对8086CPU而言,屮断优先级別最高的是()A、除法错,溢岀中断,软中断CsINTRD、单步中断2、采用串行接口七位ASCH码传送数据,带有1位奇偶校验位和1位停止位,波特率为8600波特,则字符传送速率为()A>960Bx955C、480D、8603>在PC/XT机中,下列不属于输入/偷岀力式
3、的是()A.程序控制I/ODMA方式Bs中断驱动I/ODs存储器访问方式4、地址08H-0BH保存的是()中断向量。B.NMIC、断点D、溢出5、理论输入电压5V,经A/D转换后的代码为80H,而实际输入电压为4.996V〜4・998V,则绝对误AnlmvB.2mv(3mvD、4mv6、当DMA控制器向CPU请求使用总线后,CPU在时间响应这一请求。()A.时钟周期完B.等待周期完C.总线周期完D-指令周期完7、8259中,用来保存正在服务的中断的寄存器是()A、IRRB>ISR(XIMRD.DAC8、下列关于*8086传送类指令说法错谋的址()
4、。A、立即数只能做源操作数B、不能在存储器之间直接传送C、不能给CS和TP置新值D、堆栈操作指令必须以字if为操作数9、用于定义常数、变量的内存空间分配和定位的是(〉A、伪指令B、机器指令C、宏指令1)、微指令10、CPU的_能反映算术运算结果址否溢出。()A、累加器计数器C、标总奇存器D、代码段奇存器得分三、简答题(每题5分,共20分)1、屮断和DMA传输方式各有何优缺点?2、8086如何解决数据和地址总线复用的问题?3>中断向量的含义及设置办法4.简述8259A的中断工作顺序得分四、设计型题(共40分)1.(20分)已知8253芯片的端口地址分
5、别为60h、61h、62h、63h,输入时钟信号f=1000Hz.想通过8253的输出口控制一个发光一极管,耍求以壳1秒,暗1秒的肖奏闪烁。请画出电路图,并编写相应的程序段。(电路图应包含8253芯片,发光一极管,限流电阻,电源端等)2.(20分)已知8255A的端II地址分别为0FF80h、0FF81h、0FF82h、0FF83h,让It•控制1块八段共阳极数码管(含小数点段)。已知内存35OOH单元存放一个数据。要求:当此数据W5时,数码管显尔•此数据;当此数〉5时,数码管只显爪小数点。已知数据0,1,2,3,4,5对应的段码为(注意不含小数点
6、段)40H,79H,24H,30H,19H,12H.请画出电路图,并编写柑应稈序。(电路图应包含8255A,限流电阻,电源端,数码管等。连线上应标清段符:a,b,c,d,e,f,g为7段字码连线,DP为小数点码连线)大学成人教育学院2008-2009学年第一学期《微机原理及应用》试卷(B卷)考试方式:翅卷本试卷考试分数占学生总评成纟责的80%总分题号―-■三五六七八九题分20202040得分得分一、单项选择题(每小题3分,共36分)1、屯子计算机口1946年诞4:至今已经历四个发展阶段,但就其工作原理而言,都基于冯・诺依曼提出的()概念。A、二进制
7、B、存储程序C、程序控制D、存储程序和程序控制2、微机中的算术/逻辑单元的英文缩写为()。A、CPUB、ALUC、BIUD、MPU3、把(5AB)16转换为二进制数()o(10110111010)2B、(10110101011)2C、(101010110101)2D、(10111010()101)24、若要表示0-999的十进制数,改用二进制数表示,须用()位。A、6B、8C、10D、10005、8086CPU中,()引脚信号是决定最大或最小工作模式的控制信号。A、M/IOB、MN/MXC、DT/RD、BHE/S76、用于定义常数、变量的内存空间分
8、配和定位的是()A^伪指令B、机器指令C、宏指令D、微指令7、在8086CPU内部,总线接口单元和执行单元两者的工作方式为