华师网络学院作业答案-计算机组成原理问答题

华师网络学院作业答案-计算机组成原理问答题

ID:40818132

大小:83.00 KB

页数:4页

时间:2019-08-08

华师网络学院作业答案-计算机组成原理问答题_第1页
华师网络学院作业答案-计算机组成原理问答题_第2页
华师网络学院作业答案-计算机组成原理问答题_第3页
华师网络学院作业答案-计算机组成原理问答题_第4页
资源描述:

《华师网络学院作业答案-计算机组成原理问答题》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、试谈谈什么是存储系统的高速缓冲存储器(Cache),画出“主存-Cache”这一存储层次与CPU连接的结构框图。答案:答:高速缓冲存储器是介于CPU与主存之间的用于存放当前最活跃的程序块和数据的高速、小容量的存储器。程序中包括指令和要处理的数据,在执行时先必须调到内存中才能执行,CPU直接从内存中将指令或数据取来并加以执行的。CPU是如何知道取来的是指令还是数据?说明理由。答案:答:取指周期中从内存读出的信息流是指令流,它流向控制器;而在执行器周期中从内存读出的信息流是数据流,它由内存流向运算器。

2、完整的计算机指令系统按功能划分,可分为哪些基本类型的指令?并就每种基本指令简单举例说明。答案:答:指令系统按功能划分的种类:数据传送类、算逻运算类、程序控制类、I/O指令类及其它类。1)   数据传送指令存、取数指令,传送指令,成组传送,字节交换,清累加器AC等。功能:M<->M、R<->R、M<->R。2)算逻运算指令功能:实现数据信息的加工,代码的转换、判断等。①.算术运算指令定点-浮点加减乘除、求补、算术移位、比较等。②逻辑运算指令-、∧、∨、⊕、逻辑移位、装配、拆卸等。3)程序控制指令功能

3、:控制程序的转向包括:无条件转移,条件转移,转子和返主,中断返回等指令。4)I/O指令功能:①控制外设的动作②测试外设的工作状态③实现外设与主机间的数据交换5)其它指令PSW的位置、复位,测试指令,堆栈指令,特权指令,停机指令,控制台指令等。目前的计算机系统中通常所采用的多级存储器体系结构是什么?并简述各级存储器承担的职能。答案:  答:目前的计算机系统中通常所采用的多级存储器体系结构是:高速缓冲存储器(cache)、主存储器和外存储器。各级存储器承担的职能各不相同。其中cache主要强调快速存取

4、,以便使存取速度和CPU的运算速度相匹配;外存储器主要强调大的存储容量,以满足计算机的大容量存储要求;主存储器介于cache与外存之间,要求选取适当的存储容量和存取周期,使它能容纳系统的核心软件和较多的用户程序。在微命令的分段编码方式中,分段的原则是什么?答案:答:A、相互有一定关系又不能在同一微周期出现(相斥性)的微命令可编在同一字段内;可能在同一微周期出现(相容性)的微命令应编在不同的字段内;B、分段应与数据通路的结构相适应,便于微命令的设计、修改、查找。C、每个字段的位数不能太多(2~4位)

5、。精简指令系统计算机RISC,其指令系统的最大特点是什么?减少指令种类的一种有效做法是指令的替代实现,试举例说明。答案:解:RISC指令系统的主要特点是:(1)   指令数目较少,一般都选用使用频度最高的一些简单指令。(2)   指令长度固定,指令格式种类少,寻址方式种类少。(3)   大多数指令可在一个机器周期内完成。(4)   通用寄存器数量多,只有存数指令或取数指令访问存储器,而其余指令均在寄器之间进行操作。什么是微命令间的相容和互斥?微命令主要有哪几种编码方式,各有什么特点?答案:答:(1

6、)相容性是可能同时出现的微命令,相斥性是不能同时出现的微命令。(2)A、直接表示法优点:简单,直观,快速。缺点:微指令字太长,位信息利用率低。B、编码表示法优点:微指令字长适中,译码器不庞大,能实现并行操作,速度较快。C、混合表示法:把直接表示法和编码表示法相混合使用。什么是同步定时,异步定时?比较它们的优缺点。答案:答: (1)同步定时,总线上所有部件都在公共时钟线上的同步信号协调下工作。其特点是有公共时钟。异步定时,总线上的设备(部件)有各自的时钟,它们之间通常采用“应‐答”方式进行通信。其特

7、点是无公共时间标准。(2)同步定时方式具有较高的传输频率,但不适合存取时间差别大的设备之间的通信。异步定时方式具有可靠性高,适用于存取时间不同的部件之间的通信。但传输效率较低。什么叫虚拟存储器?PC的虚存地址是46位,按字节编址,则其虚存空间有多大?答案:答:虚拟存储器是一个容量非常大的存储器的逻辑模型,借助于磁盘等辅存来扩大主存容量,是指“主存-外存”的存储层次。   PC的虚存地址是46位,按字节编址,则其虚存空间有64TB。什么叫Cache的命中率?在有Cache的计算机中,CPU访问内存的

8、平均周期与哪些因素有关?答案:答:CPU在Cache中访问到的次数n1与总的访问次数n的比,称为命中率H。不命中率(脱靶率):1-H有Cache时的CPU访存平均周期tAtA=H×tc+(1-H)×tm式中:tc--Cache存储周期,tm--主存存储周期可见,CPU访问内存的平均周期与Cache的命中率、Cache的存储周期tc、主存存储周期tm有关;而Cache的命中率又与映射方式、替换策略以及Cache的容量大小等有关。什么叫堆栈?计算机中有哪两种形式的堆栈?常用的是哪一种?

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。