6位十进制计数显示器

6位十进制计数显示器

ID:40674428

大小:278.00 KB

页数:12页

时间:2019-08-06

6位十进制计数显示器_第1页
6位十进制计数显示器_第2页
6位十进制计数显示器_第3页
6位十进制计数显示器_第4页
6位十进制计数显示器_第5页
资源描述:

《6位十进制计数显示器》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、河南科技学院新科学院电子课程设计报告题目:6位十进制计数显示器专业班级:电气工程及其自动化094姓名:靳彦红时间:2011.06.07~2011.06.16指导教师:孔晓红苗青林完成日期:2011年06月15日6位十进制计数显示器设计任务书1.设计目的与要求设计6位十进制计数显示器电路,要认真并准确地理解有关要求,独立完成系统设计,要求所设计的电路具有以下功能:(1)能够实现0-999999的计数并显示;(2)具备计数数据的锁存功能;(3)采用数码管显示;(4)具备复位清零功能。2.设计内容(1)画出电路原理图

2、,正确使用逻辑关系;(2)确定元器件及元件参数;(3)电路仿真;(4)SCH文件生成与打印输出;(5)PCB文件生成与打印输出。3.编写设计报告写出设计的全过程,附上有关资料和电路图,有总结体会。4.答辩在规定时间内,完成叙述并回答问题。目录1引言………………………………………………………………………………………12总体设计方案……………………………………………………………………………12.1设计思路………………………………………………………………………………12.2总体设计框图…………………………………………

3、………………………………13设计原理分析……………………………………………………………………………23.1计数器工作原理及元件………………………………………………………………23.2译码器工作原理及元件………………………………………………………………33.3译码显示电路工作原理分析…………………………………………………………33.4锁存电路工作原理及元件……………………………………………………………44调试过程分析……………………………………………………………………………55总结与体会…………………………………

4、……………………………………………6参考文献……………………………………………………………………………………6附录1 …………………………………………………………………………………7附录2 …………………………………………………………………………………8附录3 …………………………………………………………………………………9                                                                                               

5、          6位十进制计数显示电路班级:电气工程及其自动化094姓名:靳彦红摘要:本文为完成六位十进制计数显示电路设计的完整过程,该电路是一种具备锁存复位清零功能的显示电路。具有结构简单,易于理解的特点关键词:计数锁存复位4511BD74LS1607437374LS0074LS081引言计数器的计数范围不够广,功能不太完善。在一些要求计数显示的场合需要较宽的计数范围,随着大规模集成电路的发展,数字技术显示技术也在不断的更新替换。然而,一些有时也需要一些专用的功能键。六位十进制显示器是一种能直接用数字显示

6、范围且计数范围为0-999999的脉冲计数仪表,通过技术显示器将输入脉冲信号转换为对等的四位BCD码,再进入译码器将其转换为其位二进制数,最后经过驱动电路输入到七段式数字显示器显示十进制数。2总体设计方案本设计用74LS160芯片完成计数译码功能,74373芯片完成锁存功能,将他们分别作为输入端接入4511BD七段显示器完成显示功能。通过7400与7408连成的电路控制复位清零的功能。2.1设计思路:本设计用六块74LS160来实现0-999999计数功能,三片74373芯片完成锁存功能。将他们作为输入接入12

7、块74HC4511芯片完成显示功能,由6块7400的与非门和6块7408的与门控制74LS160芯片的PE端完成电路的复位清零功能。2.2总体设计框架图:该电路输入脉冲先进入计数电路然后再进入锁存电路。计数与锁存电路分别接七段显示器完成电路功能(图1)。七段显示器七段显示器输入脉冲计数电路锁存电路图.1总体设计框架图3设计原理分析3.1.1计数器所用元器件74LS160本设计计数器所用芯片为74LS160(图2)。该芯片P0-P3可以预置数,CP端为脉冲接入端并由O0-O3完成输出(上升沿有效)。/MR为异步清

8、除输出端(低电平有效),CEP和CET为技术控制端,/PE为同步并行置入控制端(低电平有效)可以完成置数清零功能,在本设计中/PE端接由O3和O0组成的与非门电路与一个一端接高电平的开关组成的与门电路,在该电路完成置数清零时由TC(进位输出端)端产生一个脉冲进入下一个74LS160芯片完成计数功能。/MR为异步清除输出端(低电平有效),本芯片功能表为(表1)。图.2芯片74LS160表

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。