多功能数字钟电路设计课程设计

多功能数字钟电路设计课程设计

ID:40387310

大小:345.50 KB

页数:19页

时间:2019-08-01

多功能数字钟电路设计课程设计_第1页
多功能数字钟电路设计课程设计_第2页
多功能数字钟电路设计课程设计_第3页
多功能数字钟电路设计课程设计_第4页
多功能数字钟电路设计课程设计_第5页
资源描述:

《多功能数字钟电路设计课程设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、信息工程学院课程设计报告书题目:多功能数字钟电路设计专业:电子信息科学与技术信息工程学院课程设计任务书学号学生姓名专业(班级)电子信息科学与技术设计题目多功能数字钟电路设计设计技术参数1.电阻、电容构成的555多谐振荡器产生1OOOHz的方波信号,再经过三个分频器产生1Hz的方波信号。2.计数器74ls160和74ls161加上74ls48译码器构成数字时钟。3.门电路构成的校时电路能够对时、分准确校时。设计要求①准确计时,以数字形式显示时、分、秒的时间。②小时的计时要求为“23翻0”,分和秒的计时要求为60进制进位。③校正时间。④定时闹时。⑤正点报时。工作量1.整体构思设计方

2、案花了1天。2.Proteus仿真花了3个工作日。3.课程设计报告制作花了2天。工作计划参考资料指导教师签字教研室主任签字年月日学生姓名:学号:专业(班级):课程设计题目:指导教师评语:成绩:指导教师:年月日信息工程学院课程设计成绩评定表摘要数字钟是一个对1Hz频率进行计数的电路。振荡器产生的时钟信号经过分频器形成秒脉冲信号,秒脉冲信号输入计数器进行计数,显示出时间。秒计数器电路计满60后触发分计数器电路,分计数器电路计满60后触发时计数器电路,当计满24小时后重零开始计数。一般由振荡器、分频器、计数器、译码器、数码显示器等几部分组成。振荡电路:主要用来产生时间标准信号。石英晶

3、体振荡器可以提高时间信号的稳定度。分频器:振荡器产生的标准信号频率很高,要得到“秒”信号,需一定级数的分频器进行分频。计数器:有了“秒”信号,则可以根据60秒为1分,24小时为1天的进制,分别设定“时”、“分”、“秒”的计数器,分别为60进制,60进制,24进制计数器,并输出一分,一小时,一天的进位信号。译码显示:将“时”“分”“秒”显示出来。将计数器输入状态,输入到译码器,产生驱动数码显示器信号,呈现出对应的进位数字字型。关键词:振荡电路分频器计数器译码器目录1任务提出与方案论证………………………………………………………………11.1设计多功能数字钟的背景…………………………

4、……………………………11.2方案论证…………………………………………………………………………12总体设计……………………………………………………………………………32.1整体设计图………………………………………………………………………32.2proteus仿真图…………………………………………………………………43详细设计……………………………………………………………………………53.1振荡器设计………………………………………………………………………53.2分频器设计………………………………………………………………………53.3时分秒计数器设计…………………………………………

5、……………………63.4校时电路设计……………………………………………………………………113.5定时控制电路的的设计…………………………………………………………113.6仿广播电台正点报时电路的的设计……………………………………………124总结…………………………………………………………………………………13参考文献………………………………………………………………………………141任务提出与方案论证1.1设计多功能数字钟的背景数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,因此得到了广泛的使用。其

6、采用数字电路实现对时、分、秒数字显示的计时装置,广泛用于个人家庭,车站,码头办公室等公共场所,成为人们日常生活中不可少的必需品,由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,远远超过老式钟表,钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。结合以上的原因,加之对数字的爱好,最终决定做多功能数字钟的设计。1.2方案论证方案一:由集成逻辑门与RC组成的时钟源振荡器或由集成电路定时器555与RC组成的多谐振荡器作为时间标准信号源。图A方案二:振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英

7、晶体构成振荡器电路。石英晶体振荡器的作用是产生时间标准信号。因此,一般采用石英晶振荡器经过分频得到这一时间脉冲信号。图B如图(2)所示为电子手表集成电路(如5C702)中的晶体振荡器电路,常取晶振的频率为32768Hz,因其内部有15级2分频集成电路,所以输出端正好可得到1Hz的标准脉冲。结论:与方案一相比,方案二使用的振荡器频率的精度与稳定度基本决定了数字电子钟的质量保证数字钟的走时准确及稳定,故选用方案一。2总体设计首先构成一个555定时器产生振荡周期为一秒的标准秒脉冲;然后秒的个位由7

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。