spi总线的组成及工作原理

spi总线的组成及工作原理

ID:39984853

大小:650.00 KB

页数:11页

时间:2019-07-16

spi总线的组成及工作原理_第1页
spi总线的组成及工作原理_第2页
spi总线的组成及工作原理_第3页
spi总线的组成及工作原理_第4页
spi总线的组成及工作原理_第5页
资源描述:

《spi总线的组成及工作原理》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、STM32SPI总线的组成及工作原理SPI总线介绍SPI是英语SerialPeripheralinterface的缩写,顾名思义就是串行外围设备接口。是Motorola首先在其MC68HCXX系列处理器上定义的。SPI接口主要应用在EEPROM,FLASH,实时时钟,AD转换器,还有数字信号处理器和数字信号解码器之间。SPI,是一种高速的,全双工,同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为PCB的布局上节省空间,提供方便,正是出于这种简单易用的特性,现在越来越多的芯片集成了这种通信协议,STM32也有SPI接口。STM32SPI总线的特点●3线全双工同步

2、传输●带或不带第三根双向数据线的双线单工同步传输●8或16位传输帧格式选择●主或从操作●支持多主模式●8个主模式波特率预分频系数(最大为fPCLK/2)●从模式频率(最大为fPCLK/2)●主模式和从模式的快速通信●主模式和从模式下均可以由软件或硬件进行NSS管理:主/从操作模式的动态改变●可编程的时钟极性和相位●可编程的数据顺序,MSB在前或LSB在前●可触发中断的专用发送和接收标志●SPI总线忙状态标志●支持可靠通信的硬件CRC●可触发中断的主模式故障、过载以及CRC错误标志●支持DMA功能的1字节发送和接收缓冲器:产生发送和接受请求SPI总线SPI在一般应用中有4根信号线:MO

3、SI,MISO,SCK,SS。MOSI:主器件数据输出,从器件数据输入。MISO:主器件数据输入,从器件数据输出。SCK:时钟信号,由主设备控制发出。/SS:从设备选择信号,由主设备控制。根据此信号可以决定能连接到总线上从设备的数量。SPI总线四种工作方式SPI模块为了和外设进行数据交换,根据外设工作要求,其输出串行同步时钟极性和相位可以进行配置,时钟极性(CPOL)对传输协议没有重大的影响。如果CPOL=0,串行同步时钟的空闲状态为低电平;如果CPOL=1,串行同步时钟的空闲状态为高电平。时钟相位(CPHA)能够配置用于选择两种不同的传输协议之一进行数据传输。如果CPHA=0,在串

4、行同步时钟的第一个跳变沿(上升或下降)数据被采样;如CPHA=1,在串行同步时钟的第二个跳变沿(上升或下降)数据被采样。SPI主模块和与之通信的外设备时钟相位和极性应该一致。不同时钟相位下的总线数据传输时序见下图:手把手教你学ARM -stm3225x16简介W25X16是华邦公司推出的继W25X10/20/40/80(从1Mb~8Mb)后容量更大的FLASH产品,W25X16的容量为16Mb,还有容量更大的W25X32/64,也就是2M字节,同AT45DB161是一样大小的。W25X16将2M的容量分为32个块(Block),每个块大小为64K字节,每个块又分为16个扇区(Sect

5、or),每个扇区4K个字节。W25X16的最少擦除单位为一个扇区,也就是每次必须擦除4K个字节。这样我们需要给W25X16开辟一个至少4K的缓存区,这样对SRAM要求比较高(相对于AT45DB161来说),但是它有价格及供货上的优势。W25X16的差些周期为10000次,具有20年的数据保存期限,支持电压为2.7~3.6V,W25X16支持标准的SPI,还支持双输出的SPI,最大SPI时钟可以到75Mhz(双输出时相当于150Mhz),

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。