8-16GHz宽带跳频源的设计与实现

8-16GHz宽带跳频源的设计与实现

ID:39614647

大小:4.62 MB

页数:91页

时间:2019-07-07

8-16GHz宽带跳频源的设计与实现_第1页
8-16GHz宽带跳频源的设计与实现_第2页
8-16GHz宽带跳频源的设计与实现_第3页
8-16GHz宽带跳频源的设计与实现_第4页
8-16GHz宽带跳频源的设计与实现_第5页
资源描述:

《8-16GHz宽带跳频源的设计与实现》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、西南科技大学硕士学位论文8-16GHz宽带跳频源的设计与实现姓名:陈小清申请学位级别:硕士专业:通信与信息系统指导教师:李磊民20090427西南科技大学硕士研究生学位论文第1页摘要近年来,雷达信号模拟器的研究已成为现代电子对抗技术领域中研究热点之一。本文基于某雷达信号模拟测试系统的技术要求,采用组合频率合成技术研制了一种8~16GHz宽带跳频源。频率合成器是决定移动通信、雷达和电子对抗等电子系统性能的关键设备。目前,宽带、捷变频、低杂散、低相噪技术与电磁兼容设计及直接数字频率合成(DDS)技术是频率合成技术的研究主题。本文对DDS、PLL和直接模拟合成等

2、三种频率合成技术特点进行深入的分析,然后详细探讨了DDS+PLL技术的4种组合方案。针对系统指标要求,采用了DDS+PLL环外混频和多本振带宽扩展的技术方案。该方案将DDS的高频率分辨率、快速跳频特点与PLL的宽频带、频谱纯度高等优点较好地结合起来,降低了频率合成器的电路复杂性。在具体的电路设计中,本文对电路间的信号隔离方面做了一定研究分析,改进了系统杂散性能。系统实现了输出频率带宽为8~16GHz,频率步进为5MHz,共有1601个输出频点。测试结果表明:相位噪声水平优于.85dBC/Hz@1KH,在DDS输出频带内跳频时间小于1.1us,1446个输出

3、频点杂散优于50dBc,其余频点杂散优于45dBc。基本达到了系统的指标要求。关键词:频率合成DDS+PLL环路滤波器电路隔离跳频源Abstract.TheradarsignalsimulatoriSahotresearchpointinmodemelectroniccountermeasurestechnology.Basedonthetechnicalrequirementsfortestingsystemofradarsignalsimulator,a8~16GHzbroadbandfrequencyhoppingsynthesizerisdevel

4、opedbymeansofhybridizingfrequencysynthesistechnology·Frequencysynthesizerisanimportantpartforanelectronicsystem,whichdeterminestheperformanceofmobilecommunication,radarandelectroniccountermeasuresystem.Atpresent,wideband,frequencyagility,lowspurious,lowphasenoise,electromagneticco

5、mpatibilityanddirectdigitalfrequencysynthesisarethemainresearchfieldsforfrequencysynthesistechnology.Inthispaper,DDS,PLLanddirectanalogfrequencysynthesisaredeeplyanalyzedatfirst,andthenfourkindsofcombinationofDDSandPLLtechnologyarediscussedindetail.Accordingtotheperformancerequire

6、mentofthesystemtheschemeofoutsideloopfrequencymixingwithDDS+PLLtechnologyisadoptedandmulti.10calsourcegreatlyspreadthesystemband.BymakingfulluseofthecharacteristicsofDDS,suchashighfrequencyresolution,fastfrequencyhopping,andthecharacteristicsofPLL,suchaslargebandwidth,goodqualityo

7、ffrequencyspectrum,itmakesimplementationforthefrequencysynthesizerbemucheasier.Signalisolationbetweenchannelsisalsoconsideredatthestageofcircuitdesignwhichimprovesthespuriousperformanceofthesystem.Thefinaldesignedsystemachievingthefollowingobjectives:8-16GHzontputfrequencyband,5MH

8、zfrequencystep,totalnumberof1601d

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。