毕业论文--基于0.18um工艺的CMOS七进制同步加法计数器设计与实现

毕业论文--基于0.18um工艺的CMOS七进制同步加法计数器设计与实现

ID:38981016

大小:946.00 KB

页数:49页

时间:2019-06-22

毕业论文--基于0.18um工艺的CMOS七进制同步加法计数器设计与实现_第1页
毕业论文--基于0.18um工艺的CMOS七进制同步加法计数器设计与实现_第2页
毕业论文--基于0.18um工艺的CMOS七进制同步加法计数器设计与实现_第3页
毕业论文--基于0.18um工艺的CMOS七进制同步加法计数器设计与实现_第4页
毕业论文--基于0.18um工艺的CMOS七进制同步加法计数器设计与实现_第5页
资源描述:

《毕业论文--基于0.18um工艺的CMOS七进制同步加法计数器设计与实现》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、大连东软信息学院本科毕业设计(论文)论文题目:基于0.18um工艺的CMOS七进制同步加法计数器设计与实现系所:电子工程系专业:电子信息工程(集成电路设计与系统方向)学生姓名:学生学号:指导教师:导师职称:讲师完成日期:2014年4月28日大连东软信息学院DalianNeusoftUniversityofInformation大连东软信息学院毕业设计(论文)摘要基于0.18um工艺的CMOS七进制同步加法计数器设计与实现摘 要随着数字集成电路的高速发展,加法计数越来越多运用在各种数字电路产品中,随着集成电路技术的不断创新,各种各样的加法计数器已经运

2、用到各行各业中来。进入21世纪我们国家和国外在加法计数器上有着越来越多的合作,由于加法计数器在数码产品比重很高,加法计数器的发展也给数字电路发展带来的机遇。并已被运用到各种电子系统之中,其性能直接影响电路及系统的整体性能。加法计数器是数字系统中应用最广泛的时序逻辑部件之一,所谓计数器就是计冲的个数。本文设计的是一种七进制加法计数器的版图设计,采用JK触发器构成的加法计数器实现七进制加法循环计数功能。本文采用全定制的设计方法,全部使用人工布线来完成,全定制ASIC是利用集成电路的最基本设计方法,对集成电路中所有的元器件进行精工细作的设计方法。全定制设

3、计可以实现最小面积,最佳布线布局。该方法尤其适用于数字电路设计。最后,采用Hspice和Calibre软件进行前后仿真和版图的绘制工作,并进行版图的DRC和LVS验证。然后进行前后仿真的对比,修改版图的尺寸,进一步优化版图。关键词:计数器,版图设计,设计规则检查IV大连东软信息学院毕业设计(论文)AbstractTheDesignandImplementationofSynchronousAdditionCounterBasedon0.18umCMOSAbstractWiththerapiddevelopmentofdigitalintegrate

4、dcircuit,theadditioncounteriswidelyusedinallproductsofdigitalcircuits,withthecontinuousinnovationofintegratedcircuittechnology,allkindsofadditioncounterhasbeenappliedtoallkindsofcareers.In21century,ourcountryhasmoreandmorecooperationwithothercountries,sincetheadditioncounterha

5、saveryhighproportionindigitalproducts,thedevelopmentofadditioncounteralsobringsopportunitiestothedevelopmentofdigitalcircuit.AnditHasbeenappliedtovariouselectronicsystem,itsperformancedirectlyaffectstheoverallperformanceofthecircuitandsystem.Theadditioncounterisoneofthemostwid

6、elyusedtemporallogiccomponentsinadigitalsystem,whatso-calledcounteristhenumberofpulses.Inthistheoryshowsthelayoutdesignofasevendecimaladditioncounter,achievingsevenhexadecimaladditioncyclecountingfunctionbyusingJKtriggers.Thispaperusesfullcustomdesignmethod,whichusethebasicdes

7、ignmethod,allcomponentsinintegratedcircuitswereSeikosecretagents.Fullcustomdesigncanachievetheminimumarea,optimallayout.Themethodisparticularlysuitablefordigitalcircuitdesign.Finally,simulationbyusingHspiceandlayoutbyusingcalibresoftware,andverifythelayoutbydoingDRCandLVStest.

8、Comparisonoftheresultsofsimulation,andmodifythelayoutsize,and

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。