高速PCB设计中终端匹配电阻的放置

高速PCB设计中终端匹配电阻的放置

ID:38152057

大小:326.49 KB

页数:4页

时间:2019-05-28

高速PCB设计中终端匹配电阻的放置_第1页
高速PCB设计中终端匹配电阻的放置_第2页
高速PCB设计中终端匹配电阻的放置_第3页
高速PCB设计中终端匹配电阻的放置_第4页
资源描述:

《高速PCB设计中终端匹配电阻的放置》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、高速PCB设计中终端匹配电阻的放置1胡为东(西安电子科技大学电子工程学院西安710071)摘要:本文简要的总结了在高速数字设计中串联终端匹配和并联终端匹配的优缺点,并对这两种匹配方式的终端匹配电阻处于不同位置时的匹配效果做了相应的仿真和深入的分析,得出了串联终端匹配电阻对位置的要求没有终端匹配电阻严格这一结论,给出了一些关于终端匹配电阻摆放位置的建议。为在PCB设计中如何放置终端匹配电阻提供了理论和实践上的指导。关键词:并联终端匹配串联终端匹配放置TerminationPlacementinHigh-SpeedPCBDesignH

2、UWei-dong(ElectronicEngineeringofXidianUniversity.Xi’an710071)Abstract:Thispapergivestheadvantagesanddisadvantagesoftheparallelandseriesterminationinhigh-speeddigitaldesign.Propersimulationanddeepanalysisaredoneasterminationsarelocatedindifferentpoints.Aconclusionisgo

3、tthatseriesterminatedcircuitsaremuchlessaffectedbyplacementcompromisesthanparallelterminatedcircuits,andsomesuggestionsaremadeonwhereterminationshouldbelocated.Atheoreticandpracticaldirectionisgivenonhowtoplacetheterminationinhigh-speedPCBdesign.keywords:ParallelTermi

4、nationSeriesTerminationPlacement1胡为东,男,1979年11月出生,西安电子科技大学硕士研究生。主要研究方向:高速板卡和高速PCB设计及仿真、信号完整性及电源完整性分析。45-11引言随着半导体工艺的快速发展,信号上升时间愈来愈短,导致信号完整性问题日益突出;另外,器件小型化趋势也日益明显,电路板的面积也越来越小,因此对PCB板的布局要求也日益严格。这就要求高速PCB设计工程师严格的去考虑各种器件的放置问题,包括滤波电容、匹配电阻等,在提高系统的信号完整性的同时节省印制板面积。本文利用Mentor公

5、司的Hyperlynx仿真软件对简单并联终端匹配和串联终端匹配方式进行了仿真和分析,研究不同位置的匹配电阻对信号质量的影响。2并联终端匹配和串联终端匹配的优缺点在高速数字设计中,电阻常被用来对传输线进行阻抗匹配,以消除传输线上的反射。最典型简单的匹配方式有两种:简单并联终端匹配和串联终端匹配。简单并联终端匹配电阻与具有极高输入阻抗的接收端并联,并且接地或者电源,以消除接收端的反射,优缺点是能够比较精确的选择匹配电阻的阻值但是将消耗直流功率功耗。串联源端匹配电阻与小输出阻抗的驱动器串联,以吸收接收端反射回来的信号,此方式的优缺点是不

6、消耗功率但是由于许多驱动器都是非线性的,如TTL器件,其输出阻抗随着器件逻辑状态的变化而变化,从而导致匹配电阻的阻值难以确定。故在要求低功耗的数字设计中,串联终端匹配方式更常用;并联终端匹配方式更多的使用在模拟电路设计中,以牺牲功耗来满足其高精度的要求。本文将总结出串联终端匹配方式的另一优点即其匹配电阻在PCB板中对位置的要求没有简单并联终端匹配方式严格。3匹配电阻位置的变化对信号波形的影响3.1并联终端匹配情况-匹配电阻位于接收端之前如图1a所示,我们构建了三组终端匹配的结构。第一组结构中终端匹配电阻直接与接图1a并联终端匹配电

7、阻的放置图1b仿真波形收器相连(理想状态,图1a上);第二组结构中终端匹配电阻位于距离终端0.5in.处(图1a中),即有0.5in.的传输线没有被匹配;第三组结构中终端匹配电阻位于终端1in.处(图1a下)。驱动器和接收器模型选用Hyperlynx7.0自带的简易IBIS模型:CMOS,3.3V,FAST(该模型驱动波形的上升时间约为1.5ns)。传输线特征阻抗为92.9欧姆,传输线总长为20in.(约为0.5m左右),总的延迟时间为2.975ns,线宽为6mil。驱动信号的频率为100MHZ,45-2图1b为使用Hyperly

8、nx7.0仿真工具得到的仿真波形,如图所示,有明显延迟的三组波形为接收端波形,其中幅值最低的为匹配电阻位于理想状态时的波形;幅值最高的为匹配电阻位于接收端前1in.处的波形;中间的为匹配电阻位于接收端前0.5in.处的波形。测得三种情况下接收端电平

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。