I2C主从总线控制器模块

I2C主从总线控制器模块

ID:37918910

大小:193.63 KB

页数:3页

时间:2019-06-02

I2C主从总线控制器模块_第1页
I2C主从总线控制器模块_第2页
I2C主从总线控制器模块_第3页
资源描述:

《I2C主从总线控制器模块》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、I2C模块宏功能实现了一个符合飞利浦I2C总线规范的串行接口,并支持所有来自或发往I2C总线的传输模式。TheI2Clogichandlesbytestransferautonomously.I2C自动处理字节传输。它也保留串行传输,fers,andastatusregister(i2csta)reflectsthestatusofI2CBusControllerandtheI2C状态寄存器(i2csta)映射了I2C总线控制器和I2C总线的状态。I2C是一个无微码的设计,被用于ASIC和FPGA实现的复用。Thedesignisstri

2、ctlysynchronouswithpositive-edgeclocking,nointernaltri-该设计与内部没有三态的时钟的上升沿和一个同步复位端严格同步,态因此扫描的接入很简单。应用TheI2Ccanbeutilizedforavarietyofserialinterfaceapplicationsincluding:其I2C可用于一个串行接口,包括各种应用程序:•Embeddedmicrocontrollersystems•嵌入式微控制器系统•Communicationsystems•通信系统Benefit优点•I2Cp

3、rovidesaconvenientinterfacetoI2Cbus–thedefactoworldstandardina•I2C为I2C总线提供了一个方便的接口,在相当大的应用范围内是实际上的世界标准broadrangeofapplication•仅使用2线的I2C连接到几乎无限数量的设备。因此,在用户的应用中最大程度地简化了互动网络并减少了IC管脚的使用•I2Cstandardimplementsasimpleandefficientbuswhichdoesnotrequireadditional•I2C标准实现了一个简单而有效率的

4、总线。它并不需要额外的logicsuchasaddressdecodersorarbit逻辑解码器,如地址译码和仲裁等框图特征?January2009主发送模式-串行数据通过SDA输出而SCL输出串行时钟。?主接收模式-串行数据通过SDA接收而SCL输出串行时钟。?从接收模式-串行数据和串行时钟通过SDA和SCL接收。?从发送模式-串行数据通过SDA传输而的串行时钟通过SCL输入。?数据传输在标准模式高达100Kbps而快速模式多达400Kbps。?双向数据传输。?固有地址和通用调用地址检测。?7位寻址格式。?固定8位数据宽度。?数据多位

5、传输。?单字节读写缓冲。功能描述TheI2CmegafunctionispartitionedintomodulesasshownI2C模块宏功能被划分成在框图中显示的模块,说明如下:Arbitrationandsynchronizationlogic仲裁和同步逻辑Inthemastermode,thearbitrationlogicchecksthatevery在主模式下,仲裁逻辑检查每个被transmittedlogic1actuallyappearsasalogic1onthe发送的逻辑1在I2Cbus.总线上是否真正地显示为逻辑1

6、。Ifanotherdeviceonthebusoverrulesalogic1andpulls如果另一个总线设备在否决了一个逻辑1并把SDA线拉低,仲裁就丢失,I2C立即从主changesfrommastertransmittertoslavereceiver.从从发送设备变化到从接收器。同步逻辑会将串行时钟发生器与另一个设备的时钟脉冲SCL线同步。Serialclockgenerator串行时钟发生器ThisprogrammableclockpulsegeneratorprovidestheSCL当I2C处于主模式时,可编程时钟脉冲发

7、生器提供SCL时钟脉冲。clockpulseswhentheI2Cisinthemastermode.当I2C处于从模式时,,,,,,,,,时钟generatorisswitchedoffwhentheI2Cisinaslavemode.发生器关闭。Controllogic控制逻辑Thecontrollogicgeneratesthecontrolsignalsforserialbyte控制逻辑为串行字节处理产生控制信号handling.。Inputfilter输入滤波器Inputsignalsaresynchronizedwiththe

8、internalclock(clk),输入信号与内部时钟(CLK)同步,andspikesshorterthanthreeoscillatorperiodsarefiltered少于3个振荡器

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。