欢迎来到天天文库
浏览记录
ID:36704136
大小:2.21 MB
页数:43页
时间:2019-05-10
《《FPGA培训》PPT课件》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、FPGA培训7/21/20211全国大学生电子设计竞赛----FPGA培训第一讲内容?可编程逻辑器件概述?ispXP2芯片介绍?FPGA与CPLD的比较?VrilogHDL编程语言?编程实例?ispLEVER7.0开发环境作业:数字时钟7/21/20212全国大学生电子设计竞赛----FPGA培训可编程逻辑器件概述PLD的发展历程:7/21/20213全国大学生电子设计竞赛----FPGA培训PLD的分类按集成度分类:7/21/20214全国大学生电子设计竞赛----FPGA培训按结构分类?乘积项结构:大部分简单PLD和CPLD?查找表结构:大多数FPGA按编程工艺分类?熔
2、丝(Fuse)型?反熔丝(Anti-fuse)型?EPROM型,紫外线擦除电可编程逻辑器件?EEPROM型?SRAM型:大部分FPGA器件采用此种编程工艺?Flash型?7/21/20215全国大学生电子设计竞赛----FPGA培训简单PLD器件被取代的原因阵列规模小,资源不够用于设计数字系统片内寄存器资源不足,难以构成丰富的时序电路I/O不够灵活编程不便,需专用的编程工具7/21/20216全国大学生电子设计竞赛----FPGA培训FPGA/CPLD被广泛采用的原因规模越来越大,单片逻辑门数已愈千万。开发过程投资小。FPGA/CPLD芯片在出厂前都经过了严格的测试,而且设
3、计灵活,发现错误可直接更改设计,减少了投片风险。用FPGA/CPLD试制功能样机,能以最快速度占领市场。有些领域,标准协议发展太快,设计ASIC根不上技术更新速度,只能依靠FPGA/CPLD完成系统研制与开发。FPGA/CPLD开发工具智能化,功能强大。新型FPGA内嵌CPU或DSP内核,支持软硬件协同设计,可作为SOPC硬件平台。7/21/20217全国大学生电子设计竞赛----FPGA培训7/21/20218全国大学生电子设计竞赛----FPGA培训XP2基本结构JTAG&SPIPortssysCLOCKPLLsFrequencySynthesis-Upto4perde
4、viceEnhancedConfigurationLogicincludesDualBoot,Decryption&TransFRPre-EngineeredSourceSynchronousSupport:DDR2–400MbpsGeneric–750MbpsOn-ChipOscillatorFlashFlexiblesysIOBuffers:LVCMOS,HSTL,SSTL,LVDS,++DSPBlocksMultiplyandAccumulateSupportForUpto3218X18MultiplierssysMEMBlockRAM18KbitDualPortUp
5、to885KbitsProgrammableFunctionUnits(PFUs)Upto40KLUTsFlexibleRoutingOptimizedforSpeed,CostandRoutability7/21/20219全国大学生电子设计竞赛----FPGA培训DeviceXP2-5XP2-8XP2-17XP2-30XP2-40LUTs(K)58172940EBRSRAMBlocks912152148EBRSRAM(Kbits)166221276387885DistributedRAM(Kbits)1018355683#18x18Multipliers1216202
6、832PLLs22444Package&IOCombinations132-ballcsBGA(8x8mm)8686144-pinTQFP(20x20mm)100100208-pinPQFP(28x28mm)146146146256-ballftBGA(17x17mm)172201201201484-ballfpBGA(23x23mm)358363363672-ballfpBGA(27x27mm)472540查找表(Look-Up-Table)简称为LUT,LUT本质上就是一个RAM。它把数据事先写入RAM后,每当输入一个信号就等于输入一个地址进行查表,找出地址对应的内容,
7、然后输出。7/21/202110全国大学生电子设计竞赛----FPGA培训FPGA/CPLD比较7/21/202111全国大学生电子设计竞赛----FPGA培训什么是VerilogHDL?VerilogHDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。VerilogHDL语言提供了编程语言接口,通过该接口可以在模拟、验证期间从设计外部访问设计,包括模拟
此文档下载收益归作者所有