欢迎来到天天文库
浏览记录
ID:36056960
大小:405.87 KB
页数:11页
时间:2019-05-01
《n进制计数器的设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、实验五N进制计数器的设计一、实验目的:掌握中规模集成计数器的功能和使用方法。学习用预置数法构成N进制计数器的方法。学习BCD译码器和共阴极七段显示器的使用方法。学习中规模集成数字电路的组装、测试方法。二、实验元器件:集成计数器74LS1611片集成译码器CC45111片共阴七段显示器1片电阻510Ω1只集成电路74LS001片1、测试74LS161逻辑功能。CP选用1HZ正方波三、实验内容:保持011保持011计数111置数01清零0操作ETPETTLDCRCP74LS161功能表1××××××××××CP7416126543D3D2D1D07101ETTETPCR
2、11121314LDQ3Q2Q1Q09CO152、利用74161置数方式构成十进制计数器,并接入译码显示电路。时钟脉冲选择1HZ正方波。观察电路的计数、译码、显示过程。74LS161ETPETTQ0CPLDCR+5V“1”1Q1Q2Q3D0D1D2D3&23456781011121314CP974LS161构成的十进制计数器Q3Q2Q1Q0:0000000110011000010101000010001101000101510ΩacbdefgacbdefghDCBA4511217LEBLLT61312111091514345+5VQ3Q2Q0Q183译码显示电路3、
3、将1HZ方波改为1KHZ方波,测绘十进制计数器Q3Q2Q1Q0的输出波形以及CP的波形,比较它们的时序关系。CPQ2Q3Q1Q012345678923456789110十进制时序波形图0000100110010010001010110011100001001100074LS161CP26543D3D2D1D0&7101+5VETTETPCR11121314LDQ3Q2Q1Q0+5V4511LTBLLE6217DCBAQ3Q2Q1Q0345abcdefg1312111091514abcdefgh510Ω38LT=0输出全1,灯全亮;译码LT=1BL=0输出全0,灯全灭
4、;译码BL=1LE=1锁存;译码LE=01Hz1KHz※表示状态锁定在LE=0时,D-A的状态※※※※※※※※11101111110111111110911001111001011811111110001011710000111110011611111000110011511011011010011411001100010011311100111100011211110110100011100001101000011001111110000011显示gfedcbaABCDLEBLLT变量输入使能输入译码输出输入4511功能表四、注意事项:1、闲置的输入端不能悬空。2
5、、用示波器观察多个波形时,注意选用频率最低的电压作触发电压。实验六集成计数、译码及显示电路N进制计数器的设计实验目的:……同前面实验原理:实验教材Page106~114实验内容:(包含题目、电路图、实测数据、记录波形)(1)测试74LS161逻辑功能表:表16-4;(2)按图组装电路,用CP=1Hz正方波观察计数、译码显示过程:电路图;(3)将CP改为1KHz正方波,测绘CP、Q0、Q1、Q2、Q3的波形图。
此文档下载收益归作者所有