数字钟打铃系统

数字钟打铃系统

ID:35567822

大小:194.00 KB

页数:9页

时间:2019-03-29

数字钟打铃系统_第1页
数字钟打铃系统_第2页
数字钟打铃系统_第3页
数字钟打铃系统_第4页
数字钟打铃系统_第5页
资源描述:

《数字钟打铃系统》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、.《数字电子技术基础》课程设计报告题目名称数字钟打铃系统班级姓名学号同组者成绩计算机与信息工程学院...目录一、题目和名称…………………………………………………………………………………3二、摘要…………………………………………………………………………………………3三、设计任务及要求……………………………………………………………………………3四、数字钟打铃系统组成框图…………………………………………………………………3五、单元电路设计………………………………………………………………………………31、信号源……………………………………………………

2、……………………………42、时钟电路………………………………………………………………………………43、校时电路………………………………………………………………………………54、闹钟电路………………………………………………………………………………5六、完整电路图…………………………………………………………………………………8七、组装调试……………………………………………………………………………………8八、实验器件……………………………………………………………………………………9九、设计优点和不足…………………………………………………………………

3、…………9十、心得体会……………………………………………………………………………………9十一、参考文献…………………………………………………………………………………9...一、题目和名称数字打铃系统二、摘要数字钟打铃系统是一种用数字显示秒、分、时的计时装置,与传统的机械钟相比,它具有走时准确、显示直观、无机械传动装置等优点,因而小到人们日常生活中的电子手表,大到车站、码头、机场等公共场所的大型数显电子钟,得到了广泛的应用。在控制系统中,数字电子钟打铃系统也常用来作定时控制的时钟源。本次设计的数字钟打铃系统在电路中加入了校时电路和定时闹钟电路,

4、能分别对时、分进行手动脉冲输入或连续脉冲输入的校时,可设置六个时间分别进行响铃。三、设计任务及要求用中、小规模集成电路设计一个数字钟打铃系统,能实现以下功能:1.由晶体振荡器电路(或555定时器)产生1Hz的标准“秒”信号。2.“秒、分计数器”为00~59的六十进制计数器。3.“时计数器”为00~23的二十四进制计数器。4.走时精度要求每天误差小于1秒。5.具有校时功能。即只要将开关置于校时位置,可分别对“秒、分、时”进行手动脉冲输入或连续脉冲输入的校正。6.可设置六个时间,数字钟定时打铃,响铃时间10秒。四、数字钟打铃系统组成框图秒显示器分

5、显示器时显示器秒计数器分计数器时计数器校时电路多谐振荡器闹钟电路数字钟的工作原理是,振荡器产生稳定标准的1Hz脉冲信号,将标准脉冲送入秒计数器,秒计数器计满60s后向分计数器进位,分计数器计满60min后向小时计数器进位,时计数器计满24后,时、分、秒计数器同时自动复位为0然后考试新一天的计数。时、分、秒计数器分别把输出的状态输入到4为LED7段显示器显示出来。校时电路是用来对时、分、秒显示数字进行校对调整的。闹钟电路是对设定的六个时间分别进行响铃五、单元电路设计...1、信号源(秒脉冲):秒脉冲由555定时器构成的多谐振荡器产生。多谐振荡器

6、频率:取R1=15KΩ,R2=68KΩ,C1=10uF,C2=10nF,f=1Hz在NE555定时器输出端加施密特触发器可对方波整形。2、时钟电路秒信号经过秒计数器、分计数器、时计数器之后,分别得到“秒”个位、十位,“分”个位、十位及“时”个位、十位的计时输出信号,然后送到显示器,以便实现用数字显示时、分、秒的要求。“秒”和“分”计数器应为六十进制,即显示00~59。而“时”计数器应为二十四进制,即显示00~23。要实现这一要求,可选用中规模集成计数器74LS160,时、分、秒均采用整体置数法连接,电路图如下:...3、校时电路在电路运行出现

7、误差时,需要对电路进行时间的校准。置开关在校时的位置,可分别对时、分、秒进行单独技术,计数脉冲由单次脉冲和连续脉冲输入。电路如下4、闹钟电路利用上边的二十四进制和六十进制的计数器作为信息的比较源之一,另外利用四片数值比较器74LS85对小时的个位和十位以及分钟的个位和十位进行比较,如果与设定的时间一样,则产生输出信号1,再利用由与非或门组成的电路驱动蜂鸣器的鸣叫,鸣叫的时间是10秒钟。鸣叫时间是由时钟电路的秒计数器进行控制,当秒计数器十位为0,个位为1时,可驱动由或非门组成的电路输出为1,驱动蜂鸣器的鸣叫,当秒计数器的十位为1时,停止鸣叫,此

8、时正好为10秒钟。由比较器组成的闹钟电路操作简单,并且设定的时间是可调的,但电路连接过于复杂,因此本次试验又另外加了五个固定的时间,分别为00:02:00、00:0

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。