pci-e总线设计总结liguisheng2013-11-08

pci-e总线设计总结liguisheng2013-11-08

ID:35294832

大小:484.50 KB

页数:7页

时间:2019-03-23

pci-e总线设计总结liguisheng2013-11-08_第1页
pci-e总线设计总结liguisheng2013-11-08_第2页
pci-e总线设计总结liguisheng2013-11-08_第3页
pci-e总线设计总结liguisheng2013-11-08_第4页
pci-e总线设计总结liguisheng2013-11-08_第5页
资源描述:

《pci-e总线设计总结liguisheng2013-11-08》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、PCI-E设计总结Name:liguishengDate:2013-11-08PCI-E的发展最初PCI总线是32bit,33Mhz,这样带宽为133Mbps;接着因为在服务器领域传输要求Intel把总线位数提高到64,这样又出现了2种PCI总线,分别为64bit/33Mhz和64bit/66Mhz,当然带宽分别翻倍了,为266Mbps和533Mbps,这个比较通常的名称应该是pci-64,但这好像是intel自己做的,没有行业标准。同时服务器领域也没闲着,几家厂商联合制定了PCI-X,这个就是真正PCI下一代的工业标准了,其实也没什么新意,就是64bit,133Mhz版本的PCI,那这

2、样带宽就为1Gbps,后来PCI-X2.0,3.0又分别提升频率,经历过266Mhz,533Mhz,甚至1GMhz。这个带宽可以说是非常足够的了,不过这个时候PCI也面临一些问题:一方面是频率提高造成的并行信号串扰,另一方面是共享式总线造成的资源争用,总之也就是说虽然规格上去了,但实际效果可能跑不了这些指标。随着民用领域显卡带宽要求提升,服务器领域对pci-X感觉力不从心,pci-E真正显出了优势:PCI-E标准的最大特点就是串行总线与并行体系的PCI没有任何相似之处,它采用串行方式传输数据,而依靠高频率来获得高性能,因此PCIExpress也一度被人称为“串行PCI”。由于串行传输不存

3、在信号干扰,总线频率提升不受阻碍,PCIExpress很顺利就达到2.5GHz的超高工作频率。其次,PCIExpress采用全双工运作模式,最基本的PCIExpress拥有4根传输线路,其中2线用于数据发送,2线用于数据接收,也就是发送数据和接收数据可以同时进行。相比之下,PCI总线和PCI-X总线在一个时钟周期内只能作单向数据传输,效率只有PCIExpress的一半;加之PCIExpress使用8b/10b编码的内嵌时钟技术,时钟信息被直接写入数据流中,这比PCI总线能更有效节省传输通道,提高传输效率。第三,PCIExpress没有沿用传统的共享式结构,它采用点对点工作模式(Peert

4、oPeer,也被简称为P2P),每个PCIExpress设备都有自己的专用连接,这样就无需向整条总线申请带宽;PCI-E3.0采用128b/130b编码形式,开销从8b/10b的20%减少到1.538%。PCI-E2.0速率由2.5Gbps增加到了5Gbps,而PCI-E3.0则高达8Gbps;2.0,3.0可多达x32.信号列表:2.0,3.0可多达x32.电源+3.3V+12V+3.3Vaux(可选当使用WAKE#时必须用)时钟、数据信号REFCLKp/n:参考时钟;PETp/nx:发送数据信号,X1:x=0;X4:x=0~3;X8:x=0~7;X16:x=0~15;2.0,3.0可

5、多达x32.PERp/nx:接收数据信号,X1:x=0;X4:x=0~3;X8:x=0~7;X16:x=0~15;2.0,3.0可多达x32.管理、控制信号PRSNT1#/2#:在位指示信号,PRSNT2#可能有多个,使用时只有最后一个有效WAKE#:唤醒信号,用来唤醒子板的主电源、REFCLK,子板可不支持该功能RERST:复位信号SMBUS:SMBUS总线JTAG:JTAG设计指南原理设计母板提供电源、REFCLK、WAKE#、PERST#、SMBUS、JTAG信号;数据信号收发点对点连接(交流耦合),根据需求,X1:1对收发;X4:4对收发,依此类推;PRSNT信号处理:子卡上将P

6、RSNT1#和最远端的PRSNT2#短接;母板将PRSNT1#接地,PRSNT2#上拉,然后检测PRSNT2#的电平如下图;PCB设计针对PCI-E1.0:REFCLK到所有deivce的REFCLK在母板上15in等长,在子卡上4in的等长;REFCLK发送到接收延迟必须小于10ns;REFCLKp/n5mil等长;数据信号,确保满足下图lane-to-laneskew数据交流耦合电容放在发送端(因为热拔插的因素).

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。