基于PowerPC8640的PCI-E总线接口设计

基于PowerPC8640的PCI-E总线接口设计

ID:46617770

大小:568.04 KB

页数:4页

时间:2019-11-26

基于PowerPC8640的PCI-E总线接口设计_第1页
基于PowerPC8640的PCI-E总线接口设计_第2页
基于PowerPC8640的PCI-E总线接口设计_第3页
基于PowerPC8640的PCI-E总线接口设计_第4页
资源描述:

《基于PowerPC8640的PCI-E总线接口设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、第4I卷第3期航i“算拄术^⋯㈨ea¨■⋯p“I⋯gnchnlq”eVoI4lNo3基于PowerPc8640的PcI—E总线接口设计张伟栋1.刘志敏2中国航空计算挂术研究所,陕西西安71c】068:2空军航空大学.吉林长春130022摘¥:P“E芒a目女苒自身∞特^}*键挂}n势,#§n*T一^{A标准。nmtrPc86帅自$集^有l℃lE接口,目目$女£一“离H&*”gg{^☆镕TR㈣rPc8640#^∞PclE挂口目特ⅡdA#*"*』匕m#.P“we十c嘶∞¨Pc】.E拈口#*i设§设*T目#11cI.En设#∞#&}《健月F附A∞PcI

2、,ER#十{月PcI-E*Pcl∞oHPEx8112女mI,cI—E∞Ⅲ#。,#*t*验.目有#&都o#现袁"$月IhcrPc8640#mPc【-E∞i女■秆自E自*TR#**}##*&。关键目:怠&;h"rPc8640:PclE;FPc^;PEx8112÷目分类{:m36女献标*日:^女童%{1671t654x(2011)03-0119-03Des咖0fPcI-EBusIⅡte出ceBasedonP0werPc8640ZHAN(;W’el—dongLlLZhI⋯n’(1^⋯zff啪f如“叫‘WTb小8w∽^⋯商hⅢMk,Jl’矾7ltxm8,

3、c^E瑚,2^orn肿d㈣,f挑删n“T.at“n础“nl30022,mⅢ)AbstⅢl:PcI—EIs∞儿剐de蒯⋯PxIBI

4、ss⋯dad,h(-auRPdIhrh⋯l⋯t⋯n‘Ik。yIechnolo野8dvan“gel~州Pc8640mt。舭ksPc】一Emte由ce,andJl⋯hIghP0⋯dcPu‘l、。p3pe⋯t州⋯m日l¨】YPCIEufP⋯rPC8640a

5、■n⋯r㈣IJ■Iza⋯nPCI.F“hI⋯PC8640lsr11asterwede⋯twomethodsofo【heHP【=【.Edevm⋯laveu踟ngPcI.E

6、ham.Ⅱ】orFNAandus⋯EPEX8112whlchBPcI.EmPCIbrldEeCm⋯IcaIl帆8orPcI,Em珊pl⋯n训Annnctm⋯mpl⋯n州,andtheⅢ州I¨¨malFs№l‰r】训川甜PCIFB⋯memPehas州onPo⋯PC8640⋯】■)】eandth⋯ethodmakesham⋯deslg⋯ds曲⋯e1PlolIa【l⋯asvK掣啪rds:1心,h】⋯PC8640;PcIE.FPCA:PEX8112引言随着嵌人式系统的不断发展,需要处理的数据量和信息量急剧增K,这对高性能提出了更高的耍求,先进的处理器架

7、构和高速缓存的出现,使处理器的性能得刘很大的提高。f[i是处理器总线频率的增K速度相对于处理器的发展相差很大.处理器与其他芯片或部件的通讯速度成了新的髓颈。为了满足高性能、高带宽、高可靠忡和高通川性Ⅳ0子系统的需求,业界提出了一种建立在串行点对点总线架构上的全新结构。PcI.E总线是第一代v0电线标准,坪想的传输速率为25cB/s,主要目的是片{于芯片问的局部互连总线。它使川低电托差分信号进行传输,祚保证系统信号完整性的同时可以大幅度提高系统的传输频率、降低功耗。在提供了更高带宽的同时.PclE还提供r对pcJ和PcI—x软件的兼容支持,以及对

8、芯片之间、I/0适配器之

9、可和IEEFl394、usR20等附属接¨的支持⋯闽此,浚总线一经推出,立即以其优异的性能和低廉的造价引起r业界的广泛关注,展现了广阔的应用前昂,lPcl-E总线概进PcIF迅速得到业界的承认,并被公认为下一代总线标准这种新的总线技术具有以下荧键技术优势:设备之间的点对电串行链接;双通道,高带宽;灵活扩展性:每个物理链接提供多个虚拟通道:支持同步数据传输;肄冉数据包和层次协议架构;具有错误处理和先进的错误报告功能.引脚少.节约审问,减少串扰;在软件层保持与PcI兼容,&#日M:∞11Ⅲ05镕"日■:∞ll扎c12镕女∞

10、n※**(10¨)*m日*W^m4TR%《±*E±±&*R^自☆&*Ⅻ目#$航空计算技术第4l卷第3期PCI.E协议是一种层次式的体系结构,在结构上分为物理层、数据链路层和事务层三部分。结构图如图l所示。事务层数据包规范数据链路层数据完垫}生提供用于点对点链接串行差物理层分通道。实现蝴0b编码等图lPCI—E总线层次体系结构物理层定义了PCI.E的电气特性,包含一个或多个全双工通道负责报文的发送和接收。为了在保证信号完整性的条件下实现高速信号的传输,PcI.E使用时钟内嵌的串行链路技术,其发送器和接收器之间不传送时钟信号,而是在数据的发送端利用

11、8b/10b编码机制将时钟信号嵌入到串行数据流中,然后在接收端利用8b/10b编码后信号中足够的数据跳变进行时钟数据恢复,从而实现发送器和接收器之间同

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。