电工2-4译码器实验报告

电工2-4译码器实验报告

ID:35233456

大小:366.00 KB

页数:3页

时间:2019-03-22

电工2-4译码器实验报告_第1页
电工2-4译码器实验报告_第2页
电工2-4译码器实验报告_第3页
资源描述:

《电工2-4译码器实验报告》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、成绩:实验报告课程名称:1504010320实验项目:2-4地址译码器实验姓名:吴雅惠专业:计算机科学与技术班级:3学号:1504010320计算机科学与技术学院实验教学中心2016年6月21日哈尔滨理工大学计算机科学与技术学院实验教学中心实验报告一、.实验目的:掌握译码器设计方法和原理,加深对中大规模集成电路的理解。二、实验内容:设计一个具有使能端的2—4译码器,并用VerlogHDL条件运算符描述。译码器逻辑功能描述:可分别用逻辑图、函数式和真值表来描述,这里用函数式说明:。三、实验步骤:⑴在D盘上建一个子目录。⑵打开QuartusⅡ后,点击fils→NewProjcctWizard对话

2、框,建立工程名。⑶选择仿真器件,器件类型选择FLEX10K,具体芯片选择EPF10K10tc144-4⑷点击fils→New,双击BlockDiagram/SchematicFile建立图形文件并编译。⑸点击fils→New,双击VerilogHDLFile建立文本文件并编译。⑹点击fils→New,双击VectorWaveformFile建立波形文件,分析仿真波形。⑺选择Assignments→Pins选择绑定对应元件管脚,点击Start哈尔滨理工大学计算机科学与技术学院实验教学中心实验报告下载到芯片。四、实验结果(要求抓图)

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。