lte-a中ldpc译码算法在可重构平台的实现与验证

lte-a中ldpc译码算法在可重构平台的实现与验证

ID:35188240

大小:7.59 MB

页数:77页

时间:2019-03-21

lte-a中ldpc译码算法在可重构平台的实现与验证_第1页
lte-a中ldpc译码算法在可重构平台的实现与验证_第2页
lte-a中ldpc译码算法在可重构平台的实现与验证_第3页
lte-a中ldpc译码算法在可重构平台的实现与验证_第4页
lte-a中ldpc译码算法在可重构平台的实现与验证_第5页
资源描述:

《lte-a中ldpc译码算法在可重构平台的实现与验证》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、'*学校代巧:2_IQ辦;…支化A,_^?^皆.分料:_m4_萍X;一---■…I矿"m-UDC:621I-.38IIIli—I,:I,傷,品^雜工程硕±学位论文LTE-A中LDPC译码算法在可重构平台的实现与验证研究生姓名:袭宇导师姓名:时龙兴教授虜建立高工申请学位类别工程硕±学位授予单位《*大堂王稻领域名称集成电路工程论文答辩日期20生月日研究方向系统巧片与嵌入式系统学位授予日期20达月日答辩委贝会主席_巧阅人年月日硕±

2、学位论文LTE-A中LDPC译码算法在可重构平台的实现与验证专业名称:集成电路工程研究生姓名:粪字导师姓名:財龙兴教授虞建立高工本论义获国表基金项目巧1404028、61203251)资助。IMPLEMENTANDVERIFICATIONOFLDPCDECODER-INLTEASYSTEMONRECONFIGURABLEPLATFORMAThesissubmi行ed化SoutheastUniversityFortheAcademicDer

3、eeofMas1;erofEnineeringggBYGONGYuSuervisedby:pProfSHILonxinggandAssociateTeacher.YUJianliSchoolofIntegratedCircuitSoutheastUniversityFebruar28,2016y东南大学学位论文独创性声明本人声明所呈交的学位论文是我个人在导师指导下进行的研巧工作及取得的研究成果。尽我所知,除了文中特别加W标注和致谢的地方外,论文中

4、不包當其他人已经发表或撰写过的研究成果,也不包含为获得东南大学或其它教育机构的学位或证书而使用过的材料一。与我同工作的同志对本研究所做的任何贡献均已在论文中作了明确的说明并表示了谢意。研巧生签名:日期:东南大学学位论文使用授权声明东南大学、、中国科学技术信息研究所国家图书馆有权保留本人所送交学位论文的复,可W采用影印印件和电子文档、缩印或其他复制手段保存论文。本人电子文档的内容一和纸质论文的内容相致,允许论文被查阅和借阅,可。除在保密期内的保密论文外公布)(包括刊登)论文的全部或部分内容。

5、论文的公布(包括刊登授权东南大学研巧生院亦理。卡矣研巧生签名:勺导师签名:日期:如^呼摘堂摘要低密度奇偶校验码作为目前最接近Shannon限的编码方式,由于逼近Shannon限的详码性能、.己经被多种通信标准选为标准编码方式较低的译码复杂度U及译码的高并行度等特点。而由于在一S、AIC、DSPLDPC译码器时码率偏向单等架构上设计,无法避免其结构固定、吞吐率低等问LDPC码译码器的需求逐渐凸显。粗粒度可重构阵列架构由于具有高度的灵题,在新型架构上实现S,从活性和近AIC的性能,迎合了通

6、信技术在多标准共存、各标准共同演进时硬件无线电到软件无线电的转变需求,受到了越来越广泛的关注。LDPC码译码算法的分析及现有译码器的研究、误码率低、本文通过对于,W译码吞吐率高可aSP-D可重构阵列译码器结构。具体研巧内配置性高为目的,基T算法及其数据流图分析提出了民-LDPC码译码算法原理及其译码算法进行了深入的对比及分析.容包括W下几个方面:1针对QC()一:从算法复杂度和性能等多个角度进行了讨论,并最终确定了归化最小和算法为实现算法口)针对P-DRaS阵列结构确定r其基本设计思想-通过译码算法的硬

7、件需求分析,对其计算单元、路由结口、,混合跨步路由结构及多样化的构、阵列数据端等阵列微结构进行研究提出了多功能计算单元P-D的存储结构提出了可重构计算域的设计数据访存接口,,提高了阵列计算效率:(3)针对于RaS进行了无冲突任务划分机制、多层次组织的存储结构和自适应访存模态的存储结构等多个角度的微4P-D的整体工-D,,提高了民aSP的整体访存效率对RaS结构设计;()针作流程进行了详细的定义P-D上的映aS,,并基于工作流程,在本文的映射实例中算法,进行了算法的核心算子在R射最终各核心步骤的平均阵列利

8、用率均达到75%W上。lHDL.S工实验使用Veriog语言进行架构的相关描述同时使用VC具进行了功能验证和时序?-DC工具进行综合。实验结果表明PD阵列结构适应T多种不同巧仿真并使用,本文所设计的RaS率和码长的详码环境,平均可W运到IGbpsW上的峰值数据

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。