基于双plb总线ddr2存储控制器的设计与验证

基于双plb总线ddr2存储控制器的设计与验证

ID:35062295

大小:5.55 MB

页数:106页

时间:2019-03-17

基于双plb总线ddr2存储控制器的设计与验证_第1页
基于双plb总线ddr2存储控制器的设计与验证_第2页
基于双plb总线ddr2存储控制器的设计与验证_第3页
基于双plb总线ddr2存储控制器的设计与验证_第4页
基于双plb总线ddr2存储控制器的设计与验证_第5页
资源描述:

《基于双plb总线ddr2存储控制器的设计与验证》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、.;誦._i———U%:^游姑觀圍硕±学位论文j吟'魏■;I基于双化B总线DDR?2存储控制器Ii的设计与验证I■??.作者姓名田春雷学校导师姓名、职赖宋建军副教按企处导师姓名、职赖郭蒙高工申请学位类别工程硕古^西安电子科技大学学位论文独创性(或创新性)声明秉承学校严谨的学风和优良的科学道德,本人声明所呈交的论文是我个人在导师指导下进行的研巧工作及取得的研宛成果。尽我所知,除了文中特别加W标注和致谢;也不包含中所

2、罗列的内容[^外,论文中不包含其他人己经发表或撰写过的研究成果一为获得西安电子科技大学或其它教育机构的学位或证书而使用过的材料。与我同工作的同事对本研究所做的任何贡献均已在论文中作了明确的说明并表示了谢意。一切法律责任学位论文若有不实之处,本人承担。、:本人签名:巧杂带日期\去1西安电子科技大学关于论文使用授权的说明本人完全了解西安电子科技大学有关保留和使用学位论文的规定,即;研究生在校攻读学位期间论文工作的知识产权属于西安电子科技大学。学校有权保留送交论文,允许采用影的复印件,允许查阅

3、、借阅论文;学校可公布论文的全部或部分内容印、缩印或其它复制手段保存论文。同时本人保证,结合学位论文研究成果完成的论。文、发,电子科技大学明专利等成果署名单位为西安。书保密用本授权的学位论文在_年解密后适':蓮:E7导名本人签名师签军f-口么3£3):;义、日1_日期期学校代码10701学号1311122933分类号TN4密级公开西安电子科技大学硕士学位论文基于双PLB总线DDR2存储控制器的设计与验证作者姓名:田春雷领域:软件工程学位类别:工程硕士学校导师姓名、职称:宋建军副教授企业导师姓名、

4、职称:郭蒙高工学院:微电子学院提交日期:2016年3月DesignandverificationofDDR2memorycontrollerbasedondual-PLB-slavesAthesissubmittedtoXIDIANUNIVERSITYinpartialfulfillmentoftherequirementsforthedegreeofMasterinSoftwareEngineeringByTianChunleiSupervisor:SongJianjunAssociateProfessorGuoMengSeni

5、orEngineerDecember2015摘要摘要随着电子技术的快速发展,电子产业各领域对存储器的需求越来越大,对存储器性能的要求也越来越高。DDR2存储控制器凭借其高效的传输速率、低功耗、可靠和安全等优势成为最佳选择,广泛应用于通用计算机和高端嵌入式系统中。DDR2存储控制器是实现了DDR2内存访问的控制接口,具有复杂的时序和结构。通过对DDR2存储技术和CoreConnect总线的规范和相关技术的学习和研究,为了提高存储器的性能,增加存储的带宽利用,本文提出了一种基于双PLB总线的DDR2存储控制器的设计。本文设计的DDR2

6、存储控制器兼容国际标准,功能全面。其较高的设计难度,为提升自主内存设计提供了一定的积累经验。论文的主要工作集中在DDR2存储控制器及双PLB总线接口等关键模块的设计、功能验证平台的搭建及验证的实施、验证覆盖率的验证等几个方面。本文首先使用硬件描述语言Verilog,遵循先进的自顶向下的设计思想实现对DDR2存储控制器的设计,实现了数据的高速率正确传输,高达333MHz,带宽最高达到5.32GB/sec。然后通过对CoreConnect总线的研究,采用PLB总线设计了双PLB总线接口,将带宽的利用率高到83%,可根据具体应用配置成单

7、PLB接口,提高了应用的灵活性。接着通过对功能验证原理和验证平台结构的学习和研究,搭建了DDR2存储控制器的仿真验证平台,设计编写了平台中的总线功能模型组件和各功能验证测试项,完成了基于总线功能模型的DDR2存储控制器的仿真验证。最后,对设计的功能验证进行覆盖率验证,覆盖率达到90%以上,达到验证要求。本文完成了对DDR2存储控制器的设计,重点对双PLB总线接口进行了研究和设计,提高了存储控制器的性能。通过搭建仿真平台和相应的功能模型,对存储控制器的功能进行了功能验证以及验证覆盖率的验证和分析,保证了设计正确性。最终完整的实现了基

8、于双PLB总线接口的DDR2存储控制器的功能。关键词:DDR2存储控制器,CoreConnect总线,双PLB总线接口,验证,覆盖率IABSTRACTABSTRACTWiththerapiddevelopmentofelectronictechno

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。