16位定点dsp软核的设计

16位定点dsp软核的设计

ID:34783733

大小:2.59 MB

页数:73页

时间:2019-03-10

16位定点dsp软核的设计_第1页
16位定点dsp软核的设计_第2页
16位定点dsp软核的设计_第3页
16位定点dsp软核的设计_第4页
16位定点dsp软核的设计_第5页
资源描述:

《16位定点dsp软核的设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、上海大学硕士学位论文16位定点DSP软核的设计姓名:叶国平申请学位级别:硕士专业:计算机应用技术指导教师:吴耿锋;杨松华20040201上海大学硕士学位论文摘要基于DSP的快速发展,上海大学微电子中心和北京东世半导体科技有限公司联合开展项目“16位定点数字信号处理器DSPDl6的设计”。本论文来自于此项目的内核设计。本文首先介绍了数字信号处理技术和数字信号处理器的发展,然后重点介绍了数字信号处理算法的特点以及由此确定的通用数字信号处理器的基本要求和一般结构。论文对比分析了目前三款较为成熟的定点DSP,分别是11公司的TMS320C2000系列、AD公司的A

2、DSP.2lxx系列和Motorola公司的DSP56800系列。在此基础上确定了DSPDl6与TI公司的TMS320C2000系列相兼容的体系结构,包括指令系统、存储器结构和寻址方式等。根据所确定的DSPDl6的体系结构和通用数字信号处理器对数据路径的基本要求,完成数据路径的结构设计。对于DSPDl6控制通路的设计,作者参阅了大量资料,并充分考虑了DSPDl6指令系统的特点,完成了流水线的设计、流水线相关问题的处理以及指令译码电路的设计。力求在规模不过大的情况下性能最佳。在论文的最后介绍了DSPDl6内核设计的RTL级仿真。给出了RTL仿真验证的测试策略

3、,并提供了五个DSPDl6典型指令的仿真波形和简单分析。这说明了DSPDl6采用的自顶向下的设计方法是成功而且高效的。关键词:数字信号处理器,软核,数据路径,指令流水线,RTL级仿真上海大学硕士学位论文AbstractWimDSPfastdevelopment,ShanghaiUniversityMicro—electronicsCenterunitestodeveloptheproject”thedesignof16-bitfixed-pointDigitalSignalProcessorDSPDl6”withBeijingEasteraScience&

4、TechnologyCo.LTD.Thisdissertationcomesfromthedesignofcore.Introducefirstthedevelopmentofdigitalsignalprocessingtechniqueandthedigitalsignalprocessor,andintroducethecharacteristicsofdigitalsignalprocessingarithmeticandthebasicrequestandthestructureofgeneraldigitalsignalprocessor.Th

5、edissertationcontrastandanalyzethreematurefixed.pointDSP,respectivelyTS320C2000SeriesofTI.ADSP.21xxSeriesofADandDSP56800SeriesofMotorola.BasedonthisthedissertationdesignthearchitectureofDSPDl6,whichineludeinstructionsystemandmemorystructureandisfullcompatible埘t11TMS320C2000Serieso

6、fTI.AccordingtothearchitectureofDSPDl6andthebasicrequestofgeneraldigitalsignalprocessortoDatapath,completetheconstructiondesignoftheDatapath.AstodesignofDSPDl6contr01.109ic.theauthorreferredtomanydocumentsandconsideredcharacteristicsofDSPDl6instructionsystemfully.thencompletethede

7、signofinstruction—pipeline,settlementofpipelinehazardanddesignofinstructiondecodecircuit.It’SobjectiveiSachievethebestfunctionandsmallSCale.IndissertationfinallyintroduceRTL.1evelsimulationofthedesignofDSPDl6core.GivingtheteststrategyoftheRTL.1evelsimulation。andprovidedsimulationw

8、avewithsimpleanalysisoffiveDSPDl6

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。