数字逻辑电路课件

数字逻辑电路课件

ID:34607172

大小:132.76 KB

页数:6页

时间:2019-03-08

数字逻辑电路课件_第1页
数字逻辑电路课件_第2页
数字逻辑电路课件_第3页
数字逻辑电路课件_第4页
数字逻辑电路课件_第5页
资源描述:

《数字逻辑电路课件》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第6章习题答案6-4、题图P6-4所示电路为用双向移位寄存器CT74LS194构成的自启动脉冲分配器,试列出QD~QA的状态转移表,并画出其波形图。题图P6-4解:该电路S1S0=10,是左移工作模式,初始启动信号置QD~QA均为0,则DSL=1,状态转移表列于题解P6-4表。题解表P6-4序号S(t)N(t)QAQBQCQDQAQBQCQD000000001100010011200110111301111111411111110511101100611001000710000000800000001波形图如题解图P6-4所示。从题解表P6-4和题解图P6-4可以

2、看到,该电路称为四级扭环形计数器。题解图P6-4576-9、分析题图P5-32(a)、(b)所示由两片中规模异步计数器CT74LS290构成的计数分频器的模值。题图P5-32解:(a)CT74LS290是异步二-五-十进制计数器,它的置数功能和复位功能也都是异步的,电路的QA接到CPB,组成8421BCD码十进制计数器,并采用的是异步置数法,产生置数的状态为0101,该状态不是计数循环中的一个状态,所置数值为1001,计数循环的状态为1001,0000~0100共6个状态,则M=6,全状态图为题解图P5-32(a)。(b)接法不同于(a),电路的QD接到CPA,组

3、成5421BCD码十进制计数器,从高位到低位排列顺序为QAQDQCQB,计数循环状态顺序为0000→0001→0010→0011→0100→1000→1001→1010→1011→1100→0000。采用的是异步复位法,产生复位的状态是1010,它不是计数循环中的一个状态,因而计数循环的状态为0000~0100,1000→1001,共7个状态,则M=7,全状态图为题解图P5-32(b)。题解图P5-326-12、分析题图P6-12所示由两片中规模同步计数器CT74LS160构成的计数分频器的模值,图中(1)为低位计数器,(2)为高位计数器。题图P6-12解:电路由

4、两个CT74LS160计数器异步级联组成,计数器(1)是十进制计数器,M1=10,在状态1001时CO=1,反相后触发计数器(2)计数,计数器(2)用同步置数法构成,在58状态为0101时产生置数信号,该状态应是计数循环状态,置入数值0000,则计数循环为0000~0101,M2=6。M=M2×M1=6×10=60。6-15、用同步4位二进制计数集成芯片CT74LS161采用进位反馈同步置数法构成模值M为14的计数器,并画出接线图和全状态图。解:采用进位反馈同步置数法构成模值M为14的计数器,在十六个状态循环中截取14个状态形成主计数循环即可,其中必须包含状态11

5、11,以便用该状态产生置数信号,所置数值应是0010,题解图P6-15(a)和(b)是其逻辑图和全状态图。题解图P6-156-16、用同步4位二进制计数集成芯片CT74LS163采用同步复位法构成模值M为11的计数器,并画出接线图和全状态图。解:采用同步复位法组成11进制计数器,计数循环包括状态0000和产生复位信号的状态1010,即计数循环状态为0000~1010,共11个状态。接线图和全状态图如题解图P6-16所示。题解图P6-166-18、用同步4位二进制加/减计数集成芯片CT74LS191采用异步置数法构成模值M为12的减法计数器,并画出接线图和全状态图。

6、解:(1)采用异步置数法组成12进制减法计数器,D/U选择端应接高电平。计数循环包括状态1111,不包括产生置位信号的状态0011以及跳过的0000~0010状态,即计数循环状态为1111~0100,共12个状态。接线图和全状态图如题解图P6-18(1)(a)、(b)所示。59题解图P6-18(1)(2)采用借位输出信号0000状态产生置数信号,置入1100组成12进制减法计数器,计数循环不包括产生置位信号的状态0000以及跳过的状态1111~1101,循环状态为1100~0001,共12个状态。接线图和全状态图如题解图P6-18(2)(a)(b)所示。题解图P6

7、-18(2)6-19、用异步二-五-十进制计数集成芯片CT74LS290采用异步置数法构成模值M为7的加法计数器,并画出接线图和全状态图。解:将QA接CPB构成十进制计数器,CT74LS290的置数功能是异步的,且高电平有效,置入固定数值1001。置数的状态不是计数循环状态,产生置数信号的状态则应为0110,计数循环状态应为0000~0101,1001,共7个状态。逻辑图和全状态图分别如题解图P6-19(a)、(b)所示。题解图P5-426-22、用三片同步十进制计数集成芯片CT74LS160采用异步复位和级间异步联接法构成模值M为512的8421BCD计数器。解

8、:将两片C

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。