soc设计平台片上总线及测试技术研究

soc设计平台片上总线及测试技术研究

ID:34510111

大小:2.72 MB

页数:80页

时间:2019-03-07

soc设计平台片上总线及测试技术研究_第1页
soc设计平台片上总线及测试技术研究_第2页
soc设计平台片上总线及测试技术研究_第3页
soc设计平台片上总线及测试技术研究_第4页
soc设计平台片上总线及测试技术研究_第5页
资源描述:

《soc设计平台片上总线及测试技术研究》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、合肥工业大学硕士学位论文SoC设计平台片上总线及测试技术研究姓名:付昱申请学位级别:硕士专业:计算机软件与理论指导教师:高明伦20050401SoC设计平台片上总线及测试技术研究摘要基于IP重用的SoC设计技术的应用和推广不仅可以极大的降低整个系统的开发费用,缩短产品面市时间,还能在原有芯片的基础上增加更多功能,从而提高设计效率,促进整个集成电路的发展。如今,SoC技术已经成为集成电路产业quI主流技术之一。片上互连通讯与SoC测试是其中两项关键技术。一方面,片上总线是目前广泛应用的IP核互连方案,基于总线

2、的片上通讯设计在SoC设计技术中占有重要地位。另一方面,随着芯片的日益复杂,使得对芯片的测试越来越困难,所以在芯片早期设计阶段,加入可测试结构就变的比较重要。基于边界扫描的SoC测试技术也有较为成熟的研究。本文以8位SoC平台为载体,研究SoC的片上总线技术以及边界扫描技术(JTAG)。所使用的处理器核是合肥工业大学微电子设计研究所自主知识产权的8位RISCMCU软核一一HGD08R01。基于该软核特点设计出片上总线,搭建SoC平台。在此基础上研究其中一个IP模块一一J1、AG模块及相关应用。完成的工作包括

3、:18位SoC平台的片上总线结构及总线协议研究2.基于8位SoC平台的JTAG模块总体结构设计;3.JTAG模块各子模块的设计,包括JTAG核心模块、指令寄存器模块、数据选择模块和设各识别寄存器模块;4.利用基于仿真的功能验证方法,完成对JTAG模块的RTL级验证。本论文完成了8位SoC平台片上总线结构的设计和]TAG模块设计和实现,并研究了JTAG模块的多种应用,为SoC平台设计和边界扫描技术的研究与应用积累了经验。关键词:片上总线,可测性设计,边界扫描,IEEE1149.1标准,在线可编程Researc

4、hOiltheOn—ChipBusandTestingTechnologyintheSoCPlatformAbstractTheIntellectualProperties(iP)reusebasedSystemonChip(SoC)designtechnologyhasbeenwidelyusedintheIntegratedCircuit(IC)industry.ItcannotonlysignificantlyreducetheTimetoMarket(TTM)andthesystemcost,but

5、alsoallowtointegratemorefunctionsandtoimprovetheICdesignproductivityIthasbecomeoneofthemainstreamtechnologyintheindustrynowdays.SoCinterconnectionarchitectureandSoCtestingaretwoofthemostimportanttechnologies.Astotheformer,thebusbasedcommunicationarchitectu

6、rehasbeenpopularlyusedinSoCdesign.InthecontextofSoCtesting,withthechipsbecomingmoreandmorecomplex,itbecomesmoreandmoreimportanttodesignSoCtestingintheearlystageofthedesignprocess.ThestudiesontheboundaryscanbasedSoCtestingtechnologyturnouttoberelativelymatu

7、re.Inthisthesis,"westudythesetwotechnologiesinan8-bitSoCplatform,wheretheMCUsoftcoreIPcalledHGD08R01wasdesignedbytheVLSIinstituteofHefeiUniversityofTechnology.WefirstdesignedabusprotocolbasedHGD08R01andthendesignedvariousperipheralIPtoestablishthisSoCplatf

8、orm.TheJTAGroodulewasoneofsuchIPs.Themaincontributionofthestudyissummarizedasfollows.1.Designingtheonchipbusarchitectureandprotocolsinthe8-bitSoCplatform;2.DesigningtheJTAGIPmodulefortheplatform,includingtheJ

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。