模数转换器cs5381的特性及应用实例new

模数转换器cs5381的特性及应用实例new

ID:34458941

大小:1.18 MB

页数:3页

时间:2019-03-06

模数转换器cs5381的特性及应用实例new_第1页
模数转换器cs5381的特性及应用实例new_第2页
模数转换器cs5381的特性及应用实例new_第3页
资源描述:

《模数转换器cs5381的特性及应用实例new》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、电子设计《微计算机信息》(嵌入式与SOC)2010年第26卷第10-2期文章编号:1008-0570(2010)10-2-0178-03模数转换器CS5381的特性及应用实例Thefeaturesofanalog-digitalconverterCS5381andit’sapplicationofhighspeeddataacquisitionsystem1,2修连存1郑志忠1(1.南京地质矿产研究所;2.中国地质科学院)郑宏ZHENGHongXIULian-cunZHENGZhi-zhong摘要:CS5381是一款24位Δ-Σ高性能模数转换器,双通道输入,采样频率高达192K

2、Hz。这是CRYSTAL公司针对高质量音响领域推出的一款A/D转换器,具有采样率高、动态范围大、精度高等优点。本文详细介绍了该器件的特点、工作原理和使用注意事项,最后由上位机软件采集数据并图形显示。关键词:模数转换;高精度;模数转换器;接口中图分类号:TP211.5文献标识码:BAbstract:CS5381isa24bitsΔ-Σhighperformanceanalog-to-digitalconverterwithtwoinputchannels,anditssamplingfrequen-cyreaches192KHz.TheA/Dconverterreleasedin

3、High-QualityHififieldbyCRYSTALCompanyhastheadvantagesofhighsam-技plerate,largedynamicrangeandhighprecision.Thispaperintroducesthefeatures,operationprinciplesandcautionsofthemachineindetailswithapplicationcase.Finallythehostcomputercollectsdataanddisplaysgraphic.术Keywords:A/DConversion;HighPre

4、cision;ADC创CS5381是CIRRUSLOGIC公司推出的高速、高精度24位8-VL:逻辑电源输入。音频模数转换器,采用高级多位的Δ-Σ结构,动态范围达到9-SDOUT:串行音频数据输出。两通道的音频转换结果新120dB,最高采样频率192KHz,260mW的低功耗,支持2.5V-5V输出端。的宽逻辑电压范围,可转换-2.5V到+2.5V的电压范围,等等这10-MDIV:主时钟分频器。为高时主时钟二分频,为低时些特性均让这款A/D转换器的性能异常突出。不变。另外,该芯片对CS5361有很好的继承性。内部集成有高通11-HPF:使能高通滤波器。为低时使能高通滤波器,为高

5、时滤波器,可有效滤除直流偏置电压;溢出监测器能及时对输入过关闭。限报警,保护电路;双通道、差动输入,提高转换效率和准确率;12-I2S/LJ:串行音频输出接口模式选择。高时为I2S模式,低TSSOP和SOIC两种封装模式,方便选择使用。时为左对齐模式。113,14-M1M0:模式选择。选择芯片工作在单速、倍速或四倍芯片结构图及管脚简介速模式。CS5381的管脚结构如图1所示。15-OVFL:溢出端口。检测左右通道的溢出情况。16,17-AINL+,AINL-:模拟信号左通道差动输入。19-VA:模拟电源输入。20,21-AINR+,AINR-:模拟信号右通道差动输入。22-VQ

6、:静态电源。连接滤波器的内部静态参考电压(一般为2.5V)。图1管脚结构图23-REF_GND:参考地。内部采样电路的参考地。1-RST:复位。该端口为低时,芯片处于低功耗休眠状态。24-FILT+:正参考电压。内部采样电路的正参考电压(一般2-M/S:主从模式选择。为高则工作在主模式,为低工作在从为5V)。模式。CS5381的24个引脚各有功用,均不可空接,尤其要注意,即3-LRCK:左右通道选择。高时左通道有效,低时右通道使只使用一个通道做采样输入端,另一通道的输入可以接地或有效。接某处,绝不能悬空。内部集成了数字滤波器和直流偏置补偿电4-SCLK:串行时钟。左或右通道时,

7、串行时钟下逐位转换。路等结构,简化了外部电路,降低了噪声干扰,提高了采样精度。5-MCLK:主时钟。为调节器和数字滤波器提供时钟源。6-VD:数字电源输入。2基本设置及功能7-18-GND:参考地。须与模拟地端相连。芯片上电复位需要一定的延时,从而可以产生稳定的电源电压、时钟信号、内部参考电压和数据输出等,延时不能小于郑宏:在读硕士研究生2500个采样周期。主模式时LRCK和SCLK由MCLK自动产生,-178-360元/年邮局订阅号:82-946《现场总线技术应用200例》您的论文得到两院

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。