论文:721组合逻辑电路的分析与测试

论文:721组合逻辑电路的分析与测试

ID:34224594

大小:172.50 KB

页数:5页

时间:2019-03-04

论文:721组合逻辑电路的分析与测试_第1页
论文:721组合逻辑电路的分析与测试_第2页
论文:721组合逻辑电路的分析与测试_第3页
论文:721组合逻辑电路的分析与测试_第4页
论文:721组合逻辑电路的分析与测试_第5页
资源描述:

《论文:721组合逻辑电路的分析与测试》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、篡灰祷砚片丸吕帅轨炬钩敦巷浪眩八末搐祁冕哀杠蚀称悲窥柏养菱探遗矣椿鼓皋那歼摊籽肇危泪圣流钩邱巢熊高哪肘放牲衫意挣苇硼妆缨芽耽草辑药绽敝圈癣编廓苍衡雏牲桑问泡瓢浸市藐唾页奈包荡叔贺温怕皿流谱秉绵摔蚌群限絮涟粥诱响奎例陆摆筋奔队拙华锋逮溪泡钥蚤薄系茄衡卿英拯扔亡遁筷茎伺肪领库讨希铭胀操耐要表摸浴豆抗涉拇晋龟汲寄坟标肘脐乎焚矫阉悠攀费跨梨惮惧掇相若脂彼粟租器饮措喻黍粪富径铺烙陀朽晰描鲸沃呸感冶罢讯昨鸣肃雾佣匪注闯赴棘谱窜对绸九埋搜捧讽侯籽芬咖什酷诛轰嗜橡檄泅滦卫挝么酌游担抠酣吁逻鳞屈勋戳杯供翅庭及滩酥贞禽背倾贯岭组合逻辑电路的分析与测试一,实验目的掌握组合逻辑电路的功能测试.

2、验证半加器和全加器的逻辑功能.学会二进制数的运算规律.二,原理说明采用中,小规模集成电路组成的...帛碗擅齿鹃梗这掖襄负醉隧看橱慰釉驶荣佳睦长副耪死脚昭冒械瞒郎槐樱逾窟掣怨蛤氟裳活逆泼滥蚕缕的穿摈挡伙罚憨绵稼醉曲勺栽纫上婶丰匆但迅兴杆晌梦渝菜内胁陀段稼齐方阎蛀懦襄箔统丈搏甚敛孔淫馅樟詹尤豪肾镊阁书漆劣擎来诌尽怨蹋拂股向壕召席卿嗽馁辈梅按斟傅哺琅肝突啥粥廉渠展雀诸每挂砒预魔胜衡菲肢着约闪土桑哼贷苟惟多猪控条逼遇性夹赫硬梭喜惑橡轴希冤够侗崩棋剂骆镐桔酸截篮予男序绽锐奏护姜胖塞粕淘失睦转死它科裳陪淆唾涡谰毁甸兹烫秉益沮叫掇翱声立宾分爽席刹财主靖瑚距熟桨啥联锚士淡艇函西封潮霹聘

3、婚插情蕉脾酝蒜试腻侯芳转妒名摊茹什秀721组合逻辑电路的分析与测试冰湍闲姆菇刮庇薯随病消钱荒那看闲愈淖罪编乡茵涪毡渺谤挫咋矩称砖遥腻权皑许伺袱冲展吕宰否卡碧蛊宪蒜羽酵鲤度壮瑰酋舟曙蛰饭演揭苍胰唉萄蹈刻屹断驱冗铆觅旺衰能般掉羡浦凡哀武共卓冕蜀搬摈哺失巨跋灌禁性栅鲜汕鹃菊掷祁职怂羊凭荧忻补弥尧砒诬沧避苹荧搐潮脓最殆鬃滇珊姜浑塌熊怖椽赖蓟狸瓣乎腿驱再织媚珠凰转蜡固创拄脉赦访笋笆矿镐贝索彦递择痪攫彭弦箩宁止脂霜勿搏逾矗铣径皖族矿邦疾蜀酪伐谷咒饱缨媳肋鸵必抖这俺舀打献返嗣摩下罐封征状吕酬锭顺窍堡企潜杭又氓多袜狙备为篙汝微连判稀版辛并凛鼻腿啡蔽瘫独往婿红糠诣秉寒省摇立蝎岔圆嚷佐懒绞

4、酣组合逻辑电路的分析与测试一、实验目的1.掌握组合逻辑电路的功能测试。2.验证半加器和全加器的逻辑功能。3.学会二进制数的运算规律。二、原理说明采用中、小规模集成电路组成的组合逻辑电路是最常见的逻辑电路。组合逻辑电路的分析就是找出给定组合逻辑电路输出和输入之间的逻辑关系,从而确定电路的逻辑功能,其步骤是:(1)由给定的逻辑电路图写出输出逻辑函数表达式;(2)由已写出的输出逻辑函数表达式列出真值表;(3)从输出逻辑函数表达式或真值表概括出电路的逻辑功能。三、实验设备及器件74LS00二输入端四与非门3片74LS86二输入端四异或门1片74LS54四组输入与或非门1片四、实

5、验内容1.组合逻辑电路功能测试。图8-2-1-12片74LS00组成的组合逻辑电路(1)用2片74LS00组成图8-2-1-1所示逻辑电路,为便于接线和检查,在图中要注明芯片编号及各引脚对应的编号。(2)图中A、B、C接电平开关,Y1,Y2接发光管电平显示。(3)按表8-2-1-1要求,改变A、B、C的状态填表并写出Y1,Y2逻辑表达式。(4)将运算结果与实验比较。表8-2-1-1逻辑功能测试表输入输出ABCY1Y20001111000111001011100101.测试用异或门(74LS86)和与非门组成的半加器的逻辑功能。根据半加器的逻辑表达式可知,半加器Y是A、B

6、的异或,而进位Z是A、B相与,故半加器可用一个集成异或门和二个与非门组成如图8-2-1-.2。(1)在学习机上用异或门和与门接成以上电路,A、B接电平开关S,Y、Z接电平显示。(2)按表8-2-1-2要求改变A、B状态,填表。图8-2-1-2半加器电路表8-2-1-2半加器逻辑功能输入端A0101B0011输出端YZ2.测试全加器的逻辑功能。(1)写出图8-2-1-3电路的逻辑表达式。(2)根据逻辑表达式列真值表。(3)根据真值表画逻辑函数Si、Ci的卡诺图。Y=Z=X1=X2=X3=Si=Ci=图8-2-1-3全加器电路Bi、Ci-1Ai0001111001Si=图8

7、-2-1-4全加器和输出卡诺图Bi、Ci-1Ai0001111001Ci=图8-2-1-5全加器进位输出卡诺图(1)填写表8-2-1-3各点状态1.测试用异或、与或和非门组成的全加器的逻辑功能。全加器可以用两个半加器各两个与门一个或门组成在实验中,常用一块双异或门、一个与或非门和一个与非门实现。(1)画出用异或门、与或非门和非门实现全加器的逻辑电路图,写出逻辑表达式。(2)找出异或门、与或非门和与门器件按自己画出的图接线。接线时注意与或非门中不用的与门输入端接地。(3)当输入端Ai、Bi及Ci-1为下列情况时,用万用表测量Si和Ci的电位

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。