基于fpga和verilog hdl的交通灯控制器设计(一)72001new

基于fpga和verilog hdl的交通灯控制器设计(一)72001new

ID:33692803

大小:62.65 KB

页数:24页

时间:2019-02-28

基于fpga和verilog hdl的交通灯控制器设计(一)72001new_第1页
基于fpga和verilog hdl的交通灯控制器设计(一)72001new_第2页
基于fpga和verilog hdl的交通灯控制器设计(一)72001new_第3页
基于fpga和verilog hdl的交通灯控制器设计(一)72001new_第4页
基于fpga和verilog hdl的交通灯控制器设计(一)72001new_第5页
资源描述:

《基于fpga和verilog hdl的交通灯控制器设计(一)72001new》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、基于FPGA和VerilogHDL的交通灯控制器设计芯随心动2009.4.28中文摘要与关键词摘要:VerilogHDL作为一种规范的硬件描述语言,被广泛应用于电路的设计中。他的设计描述可被不同的工具所支持,可用不同器件来实现。利用VerilogHDL语言自顶向下的设计方法设计交通灯控制系统,使其实现道路交通的正常运转,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过QuartusII完成综合、仿真、进行管脚分配、绘出仿真波形及RTL原理图。此程序通过下载到FPGA芯片后,可应用于实际的交通灯控制系统中。关键词:VerilogHDL;硬件描述语言

2、;状态;FPGA1基于FPGA和VerilogHDL的交通灯控制器设计芯随心动2009.4.28英文摘要与关键词Abstract:Asacommonlanguageforthedescriptionofhardware,VerilogHDLiswidelyappliedincircuitdesigningThedesigndescriptioncanbesupporttedbydifferenttoolsandimplementedbydifferentdevicesInthispaper,theprocessofdesigningtrafficlightcontr

3、ollersystembytheVerilogHDLtopdowndesignmethodispresented,whichhasmadetheroadtrafficworkwell,thedesignofthissystemhasshownthereadability,portabilityandeasilyunderstandingofVerilogHDLasaharddescriptionlanguageCircuitsynthesis、simulation、topinallocationandRTLsimulationwaveformdrawnschemati

4、careperformedbyQuartusII.TheprogramcanbeusedinthetrulytrafficlightcontrollersystembydownloadingtotheFPGAchipKeywords:VerilogHDL;hardwaredescriptionlanguage;state;FPGA2基于FPGA和VerilogHDL的交通灯控制器设计芯随心动2009.4.28第一章绪论近20年来,电子系统的设计方法都发生了深刻的变化。在以前,数字系统多才用搭积木的方式设计的,即由一些固定的功能的器件加上一定的外围电路构成模块,由这些模

5、块在进一步构成各种功能的电路。构成系统的“积木快”是固定的,用户只能根据需要从标准器件中选出最合适的,并按照推荐的电路搭成系统。在设计几乎没有灵合性可言,设计一个系统所需的芯片种类数量越来越多。而FPGA(现场可编程阵列)等PLD器件和EDA技术的出现改变了传统的设计思路,使人们可以通过设计芯片来实现各种不同的功能电路。新的设计方法能够有设计者自己定义器件的内部逻辑合管脚,将原来有电路板设计完成的工作大部分放在芯片的设计中进行。这样就可以通过芯片设计实现各种数字逻辑功能,而且由于管脚定义的灵合性,大大地减轻了原理图和印制电路板设计的工作量和难度,还增加了设计的自由度,

6、提搞了效率。同时减少了所用芯片的种类和数量,缩小了体积,降低了功耗,提高了系统的可靠性。基于FPGA和EDA技术的优越性,科研人员致力于有关方面的研究,1985年Xilinx推出自己的第一片FPGA,到今天,FPGA已经从最初的1000多个可用门发展到现在的百万门以上,工艺尺寸也达到了0.15微米的深亚微米级,金属布线层数也达到了7层以上。Atlera先后推出了MAX7000、MAX9000、FLEX10K、ACEX1KAPEX20k、APEX-E、MercuryDevices、StraixDevices、Cyclone等器件系列,其集成度不断提高,可用门数已达到百万

7、门以上。在器件中,除集成各种逻辑门和寄存器外,还植入了嵌入式系统块,可构成RAM、ROM、FIFO或者CAM等储存器,也可以用作乘积项以实现一般的逻辑功能。当前基于EDA技术的设计中,有两种基本的设计思路,一种是自上而下的设计思路,一种是自下而上的设计思路。Top-down设计,即自上而下的设计,这种设计方法首先从系统设计入手,在顶层进行功能框图的划分和结构设计,在功能级别进行仿真、纠错,并用硬件描述语言对高层次的系统行为进行描述,然后用综合工具将设计转化为具体门电路网表,其对应的物理实现可以是PLD器件或专用集成电路(ASIC)。由于设计的主要仿真

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。