数电课程设计报告-数字电子钟设计

数电课程设计报告-数字电子钟设计

ID:33610791

大小:361.50 KB

页数:17页

时间:2019-02-27

数电课程设计报告-数字电子钟设计_第1页
数电课程设计报告-数字电子钟设计_第2页
数电课程设计报告-数字电子钟设计_第3页
数电课程设计报告-数字电子钟设计_第4页
数电课程设计报告-数字电子钟设计_第5页
资源描述:

《数电课程设计报告-数字电子钟设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、数字电子钟设计摘要所谓数字钟,是指利用电子电路构成的计时器。相对机械钟而言,数字钟能达到准确计时,并显示小时、分、秒,同时能对该钟进行调整。在此基础上,还能够实现整点报时,定时报闹等功能。设计过程采用系统设计的方法,先分析任务,得到系统要求,然后进行总体设计,划分子系统,然后进行详细设计,决定各个功能子系统中的内部电路,最后进行测试。本文针对简易数字钟的设计要求,提出了两种整体设计方案,在比较两个方案的优缺点后,选择了其中较优的一个方案,进行由上而下层次化的设计,先定义和规定各个模块的结构,再对模块内部进行详细设计。详细

2、设计的时候又根据可采用的芯片,分析各芯片是否适合本次设计,选择较合适的芯片进行设计,最后将设计好的模块组合调试,并最终在protues下仿真通过。关键词:数字电子钟校时报时子系统171前言由于现代社会的数字电子技术高速发展,电子钟应运而生,又由于电子技术的不断改进,采用中规模的逻辑器件可以使电子钟的体积变得很少,实用更加方便,应用更加广泛。作为电气工程及其自动化专业的学生,我们都应该能够运用学到的数电和抹点知识,去解决和分析一些逻辑电路的问题,继而学会设计具有一定逻辑功能的逻辑器件,这次电子工艺实习给我们一个能力全面提升

3、的契机。我们设计的电子钟,严格按照设计要求,具有整点报时,调时,调分等功能,而且增加了停止计时,秒信号灯等功能。特别是,我们的调时调分开关,都加上了消抖电路,使用了硬件消抖的方法消抖,这些都是我们组,区别于其他组的地方。172设计任务2.1设计思路能按时钟功能进行小时、分钟、秒计时,能调时调分,能整点报时,使用3个2位数码管显示。总体设计本阶段的任务是根据任务要求进行模块划分,提出方案,并进行比较分析,最终找到较优的方案。该方案的优点是模块内部简单,基本不需要额外的电路,该方案结构简单,模块间关系较明确,模块外不需使用较

4、多门电路,但不利于功能扩充。2.2设计方案2.2.1设计方案一、采用同步电路,总线结构时钟信号分别加到各个模块,各个模块功能相对独立,框图如下:设计方案1闹钟小时分钟秒钟显示控制显示总线控制总线1Hz信号2.2.2设计方案二、采用异步电路,数据选择器将时钟信号输给秒模块,秒模块的进位输给分模块,分模块进位输入给时模块,切换的时候使用2选1数据选择器进行切换,电路框图如下:17显示秒钟分钟小时控制1Hz脉冲信号闹钟设计方案2该方案用总线结构,主要功能集中在模块内部,模块功能较为独立,模块间连线简单,易于扩展,但设计难度大,

5、门电路数量也比较多。综上所述,本次设计采用方案一。秒计数和分计数为60进制,时计数为24进制,为了简化设计,秒和分计数采用同一单元。控制模块实现调整时分,现对本方案中的各个主要功能模块的接口定义如下:1.60进制模块(电路图中模块名称为60count,下同。)实现同步60进制计数,可调整电源5v时钟信号输入接1Hz的信号源进位输入接秒的进位信号,实现秒功能时,接低电平。进位输出秒模块接分模块,分模块接时模块显示输出接到译码器输入,能闪烁闹钟比较信号输出接到闹钟,秒模块悬空整点报时信号输出接到响铃,实现响停交替5次响铃调整

6、使能端入0有效,有效时,显示信号输出,同时屏蔽进位输入和进位输出,允许调整信号输入。显示使能端入1有效调整信号输入172.24进制模块(24count)实现同步24进制计数,可调整电源,时钟信号同上进位输入接分的进位信号进位输出秒模块接分模块,分模块接时模块显示输出同上调整使能端,显示使能端,调整信号输入同上3.闹钟模块(60clock,24clock)实现可与时钟比较,并输出闹铃信号,可调整电源,时钟信号同上闹钟信号输入秒模块接分模块,分模块接时模块显示输出同上闹铃输出接到蜂鸣器调整使能端,显示使能端,调整信号输入同上

7、至此,本阶段就结束了。在上面的接口定义中,也可以发现,各个模块紧密联系,电路比较简单,较易实现173数字电子钟结构将时钟信号输给秒模块,秒模块的进位输给分模块,分模块进位输入给时模块,切换的时候使用2选1数据选择器进行切换,电路框图如下:译码驱动译码驱动时十位计数分频器电路分频器电路振荡器电路译码驱动译码驱动译码驱动译码驱动时个位计数分十位计数分十位计数秒十位计数秒十位计数校时电路校分电路图1数字电子钟结构图该方案用总线结构,主要功能集中在模块内部,模块功能较为独立,模块间连线简单,易于扩展,但设计难度大,门电路数量也比

8、较多。3.1震荡电路震荡电路是数字电子钟的基础,电路输出一个频率为1Hz的时钟信号作为电子钟的秒信号。由于石英晶体振荡器所产生的频率比较稳定和精确,所以选择石英晶体来产生振荡。选用32768Hz的石英晶振,经过分频率后,可产生频率为1Hz的时钟信号。3.2分频电路由于晶体振荡器产生的时钟信号频率高,不可直接作为秒信号

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。