400mhz高速数据采集系统的设计与实现

400mhz高速数据采集系统的设计与实现

ID:33507042

大小:205.78 KB

页数:4页

时间:2019-02-26

400mhz高速数据采集系统的设计与实现_第1页
400mhz高速数据采集系统的设计与实现_第2页
400mhz高速数据采集系统的设计与实现_第3页
400mhz高速数据采集系统的设计与实现_第4页
资源描述:

《400mhz高速数据采集系统的设计与实现》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、研究与开发电讯技术2004年第4期RESEARCH&DEVELOPMENT文章编号:1001-893X(2004)04-0121-04①400MHz高速数据采集系统的设计与实现邹林,汪学刚(电子科技大学电子工程学院,四川成都610054)摘要:介绍了一种用ECL逻辑和TTL逻辑器件构成的高速数据采集系统,采样频率为400MHz。系统实现简单,工作稳定。对系统进行的性能测试表明其有效位数为6位以上,满足实际应用的需要,适用于高速数字信号处理领域。关键词:雷达;高速数据采集系统;模数转换器;信噪比;有效位数中图分类号:TN957;TN919文献标识码:ADesignandRealizati

2、onofa400MHzHigh-speedDataAcquisitionSystemZOULin,WANGXue-gang(ElectronicEngineeringSchool,UniversityofElectronicScienceandTechnologyofChina,Chengdu610054,China)Abstract:Thispaperdescribesahigh-speeddataacquisitionsystemcomposedofECLlogicandTTLlogicde2vices,whichcansampleandstoredatawith400MHzclo

3、ck.Thissystemcanbeaccomplishedeasilyandworkstably.TheperformancetestresultsshowthattheENOBismorethan6bits,whichsatisfiestheapplicationre2quirement.Thesystemcanfindapplicationsinthefieldofhigh-speeddigitalsignalprocessing.Keywords:Radar;High-speeddataacquisitionsystem;A/Dconverter(ADC);SNR;ENOB设计

4、来获得性能优良的高速数据采集系统一直是工一、引言程设计中追求的目标。本文介绍的8位高速A/D变换数据采集系统是为采集超宽带雷达信号而设计由于采用数字化方式对信号进行处理具有灵活的,采样频率为400MHz,缓存容量32kbyte,整个系多样和稳定可靠等特点,在雷达、通信等应用领域,统动态有效位数在6位以上。作为一种设计简单而越来越多的电子系统使用数字信号处理系统,同时又实用的高速数据采集系统,可应用于雷达、通信、原来在视频上进行数字化的信号已经慢慢转变成在电子仪器等信号处理领域。中频甚至射频上就直接进行数字化,这对数据采集系统提出了更高的要求,推动了高速数据采集系统的发展。但通用型高速采

5、集系统产品价格昂贵,自二、系统设计与实现主开发又多受限于A/D器件使用的复杂性及高速1.A/D变换器件的选择电路布线的困难性,难以得到很好的性能,因而,寻高速数据采集系统的核心器件就是A/D器件。找一种使用方便的A/D转换器、通过简单的电路对于一个实用系统,A/D转换器件的选择,除了需要①收稿日期:2004-03-20·121·研究与开发电讯技术2004年第4期RESEARCH&DEVELOPMENT考虑转换速率和量化位数以外,还有和缓存电路接同先直接锁存PECL逻辑电平的数据、再进行口是否方便、价格、功耗等问题。由于转换速率400PECL/TTL电平转换的方案相比,图1中的方案经过M

6、Hz以上的A/D转换器件采样输出有ECL和PECL了两次电平转换,似乎在逻辑上更复杂一些。但在两种逻辑电平,PECL逻辑不需要负电源,且器件功实际工程中,PECL逻辑锁存器可选种类极少,并且耗较小,所以我们选择的范围限定在输出逻辑电平PECL/TTL转换器单片的数据位数少,相同的数据总为PECL的A/D器件。再根据所要求的系统采样频线需用更多的器件,造成了系统器件密度大,印制板率为400MHz,量化位数8位,我们选用了MAXIM公布线复杂。相比之下,我们选用的方案实现性更强。司的MAX106。该器件以flash方式工作。特性能满由于ECL逻辑器件比较丰富,选择范围较广,并且足我们要求达

7、到的400MSPS的性能,有效位数7.6器件数据位数较多,有对ECL电平输入进行锁存、位也能满足系统设计要求,内部提供的参考电压保输出直接转换为TTL的9bit器件,因而仅需4片这证了参考电路的精确性,3种可选的输出模式降低种锁存转换器件就可以将MAX106的输出分为4了对缓存电路工作速度的要求。根据器件的特性及路。整个系统器件密度很低,布线简单。时序图,我们考虑以MAX106A/D变换器为核心进采样时钟通过SMA接头从外部送入。与信号行系统结

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。