宽带低相位噪声v波段频率综合器的研究

宽带低相位噪声v波段频率综合器的研究

ID:33351108

大小:12.38 MB

页数:59页

时间:2019-02-25

宽带低相位噪声v波段频率综合器的研究_第1页
宽带低相位噪声v波段频率综合器的研究_第2页
宽带低相位噪声v波段频率综合器的研究_第3页
宽带低相位噪声v波段频率综合器的研究_第4页
宽带低相位噪声v波段频率综合器的研究_第5页
资源描述:

《宽带低相位噪声v波段频率综合器的研究》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、硕士论文宽带但摘要现代通信和雷达技术发展尤为迅速,其系统对频率源的需求也越来越严格,同时这也是未来发展的一个必然趋势。现在研究的主要性能指标包括相位噪声、频谱纯度、跳频时间、工作的带宽和频率稳定度等。目前低频段的频率源可以采用普通PLL技术可以实现,但是在高频段如V波段我们不仅要求有一定的带宽,而且还要满足频率源输出较好的相位噪声,只靠PLL锁相环技术很难去实现。如果采用普通的数字锁相方式实现,再倍频到所需要的频段,其相位噪声恶化比较严重,导致最终输出的结果满足不了高相噪的要求。因此,基于DRO(介

2、质振荡器)的取样锁相技术得到了重视和应用。取样锁相技术和数字锁相技术相比,电路较为复杂,其缺点也比较明显,输出频率带宽较窄,而且调试也比较复杂。本文主要研究的是V波段宽频带低相噪的频率合成器,目标实现50.53GHz频率范围内的相噪指标为.73dBc/Hz@1KHz,.83dBc/Hz@10KHz,.93dBc/Hz@100KHz。本文主题思想是利用取样锁相频率合成器的低相位噪声、输出频率高等优点,并结合数字锁相PLL技术生成一个宽频带低相噪的S波段频率源,将两者经过混频、倍频、滤波、放大处理后得到

3、即有低相位噪声的特点,同时也满足了较大带宽的要求的频率源。论文开始阶段概述了锁相环的工作原理和过程,并分析了取样锁相电路中捕获电路的工作原理和再完成电路的绘制。通过最终V波段频率合成器的相噪要求,反推到取样锁相频率合成器和s波段频率合成器这两个模块,并计算出各个模块相位噪声的最低要求,再对各个模块的电路图进行设计、仿真,从理论上得到了证明其可行性,最后完成调试工作。关键词:PLL,取样锁相,相位噪声,DRo介质振荡器,环路滤波器,捕获电路AbstractAlongwiththerapiddevelo

4、pmentofmodemco础mullicationsteclⅡ10109ya11dradar,the行equencysourceinthesystemrequirementsaredemandinghi曲perfonnance,andit’salsoatrendofme向tllredevelopment.No、vadays,themainperfomlanceindicatorsweconsideredincludephasenoise,spectralp嘶ty,舶quencyj眦1pingtim

5、e,theballdwidnla11dtlle行equencystabilit),.LowbaJld矗equencysourcecaJlbeachieVedbyuset11eordinaryPLLtecllIlology,However,suchastheV-baIldinhi曲矗equencies,ItisdimculttoachieVeifwenot0111yrequiresacertainrangeofbaJld、Ⅳidm,butalsotosatis矽ourrequestoflowerpha

6、senoise舶mme矗equencysourceusetllePLLteclul0109y.0nlyusethePLLtecllll0109ytoachievea舶quencysynthesizer,menacllievethe能quencywew觚tbythemultiplier.However,thephaSenoiseofthefrequencydeteriorationVeryseriousandcallnotachieVeanidearesult、vhichweneed.Therefor

7、e,basedonthesanlplingphase—locked【)R0teclul0109yisreceivingmoreattentionandapplication.ComparedthesaI】叩1ingphase-10ckedteclul0109ywithmePLLteclul0109y,thecircuitisnotonlymoreconlplex—utalsohaSthenarrowbandwidthof也e矗equencysynthesizer.Itsdisadvantagesis

8、thedebuggingmorecomplicated.ThesubjectistoresearchthedesignofV_balld晰debandlownoise行equencysynthesizerandthegoalofphasenoiseat50—53GHzindicatorsis.73dBc/Hz@1KHz,一83dBc/Hz@10KHz,一93dBc/Hz@100KHz.FirSt,weusetheadvantagesoflowphasenoiseand

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。