嵌入式存储器可测性设计及片上修复技术的研究

嵌入式存储器可测性设计及片上修复技术的研究

ID:32427136

大小:5.31 MB

页数:68页

时间:2019-02-04

嵌入式存储器可测性设计及片上修复技术的研究_第1页
嵌入式存储器可测性设计及片上修复技术的研究_第2页
嵌入式存储器可测性设计及片上修复技术的研究_第3页
嵌入式存储器可测性设计及片上修复技术的研究_第4页
嵌入式存储器可测性设计及片上修复技术的研究_第5页
资源描述:

《嵌入式存储器可测性设计及片上修复技术的研究》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、摘要随着半导体集成技术的发展及SoC的广泛应用,芯片结构中嵌入式存储器所占比重不断加大。而存储器本身的高密度结构和复杂的制造工艺增大了其出现物理缺陷的可能性,使其成为制约芯片成品率的关键因素。因而,研究高效的嵌入式存储器可测性设计方法以及失效存储器的修复技术变得十分重要,并具有广阔的应用前景。论文阐述了嵌入式存储器测试与修复技术的国内外研究状况,针对传统的测试和修复技术效率较低的问题,通过分析芯片的可测性设计原理,设计了基于March16N测试算法的16k×16位SRAM内建自测试电路及其在芯片中的顶层连接电路;采用冗余寄存器代替存储器故障单元的方法,设计了基于E

2、—fuse可编程熔丝结构的存储器片上修复系统。使用Modelsim工具对内建自测试电路进行了模拟仿真,验证了该电路功能的正确性。对修复电路进行了模拟仿真和后端设计,结果表明该系统可实现存储器故障修复,且增加的电路面积小于原存储器面积的10%,达到了预期功能。在以上研究基础上,针对芯片中需要修复的存储器较多的情况,对片上修复系统进行了优化,进一步减小修复电路占用的面积。为嵌入式存储器测试及修复技术的发展提供了技术支撑。关键词:嵌入式存储器可测性设计内建自测试E.fuse片上修复AbstractWiththerapiddevelopmentofsemiconducto

3、rintegrationtechnologyandwideapplicationofSoC,embeddedmemoryisbecomingmoreandmoresubstantial.However,thehighlycompactmemorystructureandcomplexmanufacturingprocessintroducechancesofphysicaldefectsinthememory,whichisbecomingakeyfactortoaffecttheyieldofchips.Therefore,thestudyofeffective

4、memorytestingandon-chiprepairmethodologyhasbecomesignificantlyimportant.Inthisthesis,theresearchstatusofembeddedmemorytestandrepairtechnologyiSdiscussed.InordertosolvethelOWefficientproblemoftraditionaltestandrepairtechnology,a16K×16bitSRAMbuilt-inselftest(BIST)circuitbasedonMarch16Na

5、lgorithmanditstoplevelconnectioncircuitryaredesigned,byanalyzingdesign.for-testabilitymethod.AndanE—fusebasedembeddedmemoryon。chiprepairsystemisbuilt,whichusesredundancyregisterstotakeplaceofthefaultymemorycells.TheBISTcircuitiSsimulatedwiththeModelsimtool,andthecorrectnessofthecircui

6、tfunctionsiSverified.TherepaircircuitiSsimulatedandback—enddesigned,theresultsshowthatthesystemcanachievememorytroubleshooting,andthecircuitareaincreasedislessthan10%oftheoriginalmemoryarea,whichachievesthedesiredfunctionality.Onthebaseoftheabovestudies,therepairsystemisoptimizedforth

7、eSoCwithahugenumberofmemoriesbuiltwithinasinglechip,whichfurtherreducestheareaofrepairlogic.Itprovidestechnicalsupportforthedevelopmentofembeddedmemorytestandrepairtechnology.Keywords:EmbeddedmemoryDFTBISTE-·fuseon··chiprepair目录第一章绪论⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.11.1研究背景与意义⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯

8、⋯⋯⋯⋯⋯

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。