基于sopc可重构通信测试系统设计

基于sopc可重构通信测试系统设计

ID:32419964

大小:8.88 MB

页数:71页

时间:2019-02-04

基于sopc可重构通信测试系统设计_第1页
基于sopc可重构通信测试系统设计_第2页
基于sopc可重构通信测试系统设计_第3页
基于sopc可重构通信测试系统设计_第4页
基于sopc可重构通信测试系统设计_第5页
资源描述:

《基于sopc可重构通信测试系统设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、硕士论文基于SOPC的可重构通信测试系统设计摘要随着通信技术和嵌入式系统的发展,嵌入式通信系统广泛应用于工业、国防、航空航天等领域。因此,嵌入式通信系统的数据通信是否可靠,对整个系统的性能显得至关重要。基于此目的,本文基于实际应用背景并结合当前SOPC(SystemOnaProgrammableChip,片上可编程系统)技术,研究了一种基于SOPC的可重构通信测试系统。本文设计实现了基于SOPC的可重构通信测试系统,该系统对RS-485、CAN通信错误、设备通信线路故障提供解决方案。本文以测试系统的实现为主线展开论述,首先从总体上对系统的性能指标、功能等方面进行了介绍,然后着重

2、对系统各个部分的功能实现进行了分析及论述。设计工作大致可分为下位机设计和上层监控系统设计。下位机以DSP+FPGA双处理器的体系结构搭建硬件平台。其中DSPTMS320F2812主要负责对四路模拟电压信号的采集、EPCS4在线编程及与上位机进行RS-232串口通信;FPGA采用Altera公司的CycloneIIEP2C8Q20818N,将UART、CAN控制器等以Avalon外设的形式集成到自定义的NiosII处理器中,以一种全新、灵活的方式,与通信设备进行RS-485、CAN串行通信。为了能够保障通信的可靠性及连续性,在软硬件设计中,都采用冗余设计思想。上层监控系统利用VC

3、++编程语言设计完成,主要实现与单板系统的通信、对通信测试结果的分析和显示功能。最后,在上层监控系统与单板系统之间开展了联调测试工作。测试结果表明本系统性能达到了设定的指标要求。关键词:DSP,FPGA,SOPC,串行通信,Avalon外设,在线编程Abstract硕士论文Wimthedevelopmentofcommunicationtechnologiesandembeddedsystems,embeddedcommunicationsystemsarewidelyusedinindustry,nationaldefense,aerospaceandotherfields.

4、Therefore,thereliabilityofembeddedcommunicationsystemaffectstheoperationofthewholesystem,whichiscritical.Forthis,mainlybasedonthecurrentSOPC(SystemOnaProgrammableChip)technology,andcombined而tllthepracticalbackgroundofapplication,thispaperdevelopesaSOPC-basedreconfigurablecommunicationtestsys

5、tem.ThispaperintroducestheSOPC-basedreconfigurablecommunicationtestsystem,whichCanprovidesolutionfortheerrorofRS-485,CANcommunicationandthefailureofequipmentcommunicationline.Firstofall,inthispaperitisintroducedthesystem’Sperformanceindex,function,andthenitisanalyzedanddiscussedtherealizatio

6、nofthefunctionindifferentpartsofthesystem.ThedesignCallberoughlydividedintoamachinedesignandtheuppermonitorsystemdesign.Themachineisbuilthardwareplatform、析tllDSP+FPGAdoubleprocessorsystemstructure.Amongthem,DSPTMS320F2812isprimarilyresponsiblefor4roadsimulationvoltagesignalcollection,EPCS4on

7、lineprogrammingandcommunicate、^,itlltheuppermachinebyRS一232serialinterface,FPGAusingCycloneIIEP2CgQ208ISN,inwhichUART,CANcontroller,etcareintegratedintothecustomNiosIIprocessorbytheformofAvalonperipherals,communicatewithequipmentsbyRS-485,CANserial

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。