安徽建筑大学数电期末考试(试卷a)

安徽建筑大学数电期末考试(试卷a)

ID:32188175

大小:264.14 KB

页数:6页

时间:2019-02-01

安徽建筑大学数电期末考试(试卷a)_第1页
安徽建筑大学数电期末考试(试卷a)_第2页
安徽建筑大学数电期末考试(试卷a)_第3页
安徽建筑大学数电期末考试(试卷a)_第4页
安徽建筑大学数电期末考试(试卷a)_第5页
资源描述:

《安徽建筑大学数电期末考试(试卷a)》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、安徽建筑大学试卷(A卷)第6页共6页注:学生不得在草稿纸上答题,答题不得超出框体。考试课程:数字电子技术基础A班级:学号:姓名:总分一二三四五六七八阅卷复核一、填空题:(每空1分,共20分)1.二进制数(1100011.011)2=()8=()162.三态门输出的三种状态分别为:()、()和().3.主从型JK触发器的特性方程().4.十二进制加法器需要()个触发器构成。用5个触发器可以存储()位二进制数.5.逻辑函数的两种标准形式分别为()和().6.将2015个“1”异或起来得到的结果是().7.由555定时器构成的三种电路中,()和()是脉冲的整形电路。8.JK触发

2、器、当JK=01,Q*=(),JK=11且Q=0,则Q*=()9.二进制负整数–1011011,反码表示为()补码表示为()10.对505个符号进行二进制编码,则至少需要()位二进制数。11.SR触发器的特性方程为()。12.如用0V表示逻辑1,-10V表示逻辑0,这属于()逻辑。二、选择题:(每题2分,共20分)()1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是哪个图?()2.和TTL电路相比,CMOS电路最突出的优点在于()A.可靠性高B.抗干扰能力强C.速度快D.功耗低()3.下图所示施密特触发器电路中,它的回差电压等

3、于多少安徽建筑大学试卷(A卷)第6页共6页注:学生不得在草稿纸上答题,答题不得超出框体。考试课程:数字电子技术基础A班级:学号:姓名:A.2vB.5vC.4vD.3v()4.请判断以下哪个电路不是时序逻辑电路:A.计数器B.寄存器C.数据比较器D.触发器()5.某电路的输入波形和输出波形如下图所示,则该电路为:A.施密特触发器B.反相器C.单稳态触发器D.JK触发器()6.已知逻辑函数与其相等的函数为:A.B.C.D.()7.下列触发器中上升沿触发的是()。A.主从RS触发器;B.JK触发器;C.T触发器;D.D触发器()8.下列几种A/D转换器中,转换速度最快的是。A.

4、并行A/D转换器B.计数型A/D转换器C.逐次渐进型A/D转换器D.双积分A/D转换器()9.单稳态触发器的输出脉冲的宽度取决于()A.触发脉冲的宽度B.触发脉冲的幅度C.电路本身的电容、电阻的参数D.电源电压的数值()10.指出下列电路中能够把串行数据变成并行数据的电路是()。A.JK触发器B.3/8线译码器C.移位寄存器D.十进制计数器三、逻辑函数化简及形式变换:(共15分,每题5分)1.(代数法化简为最简与或式)安徽建筑大学试卷(A卷)第6页共6页注:学生不得在草稿纸上答题,答题不得超出框体。考试课程:数字电子技术基础A班级:学号:姓名:2.(卡诺图法化简逻辑函数)

5、3.化为与或非形式。四、电路分析及电路应用:(共15分,每题5分)1、写出如图1所示电路的真值表及最简逻辑表达式。图1安徽建筑大学试卷(A卷)第6页共6页注:学生不得在草稿纸上答题,答题不得超出框体。考试课程:数字电子技术基础A班级:学号:姓名:2.逻辑函数用两种器件实现如下逻辑函数(每题5分,共10分)(1)用3-8译码器及适当门电路实现。(5分)(2)用“四选一”数据选择器及适当门电路实现。(5分)五、时序逻辑电路分析:(共20分,第1题12分,第2题8分)1.分析下面电路的逻辑功。要求写出驱动方程、状态方程、输出方程、填写状态转换表、画状态转换图、判断电路能否自启动

6、、并说明电路功能(12)安徽建筑大学试卷(A卷)第6页共6页注:学生不得在草稿纸上答题,答题不得超出框体。考试课程:数字电子技术基础A班级:学号:姓名:2.由555定时器构成的施密特触发器如图(a)所示,试求:1、在图(b)中画出该电路的电压传输特性曲线(4分);2、如果输入Ui为图(c)的波形,画出对应输出UO的波形。(4分)(a)(b)(c)六、设计题:(共10分,每题5分)1.如图所示为利用74LS161的同步置数功能构成的计数器。(1)当D3D2D1D0=0000时为几进制计数器?(2分)安徽建筑大学试卷(A卷)第6页共6页注:学生不得在草稿纸上答题,答题不得超出

7、框体。考试课程:数字电子技术基础A班级:学号:姓名:(2)当D3D2D1D0=0001时为几进制计数器?(3分)2.(5分)利用同步十进制计数器74LS160接成同步二十九进制计数器的线路图(采用整体置零或置数方式)。可以附加控制电路。74LS160管脚图如下:

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。