【硕士论文】无线通信中Reed-Solomon编译码器的VLSI实现研究.pdf

【硕士论文】无线通信中Reed-Solomon编译码器的VLSI实现研究.pdf

ID:32133743

大小:2.14 MB

页数:62页

时间:2019-01-31

【硕士论文】无线通信中Reed-Solomon编译码器的VLSI实现研究.pdf_第1页
【硕士论文】无线通信中Reed-Solomon编译码器的VLSI实现研究.pdf_第2页
【硕士论文】无线通信中Reed-Solomon编译码器的VLSI实现研究.pdf_第3页
【硕士论文】无线通信中Reed-Solomon编译码器的VLSI实现研究.pdf_第4页
【硕士论文】无线通信中Reed-Solomon编译码器的VLSI实现研究.pdf_第5页
资源描述:

《【硕士论文】无线通信中Reed-Solomon编译码器的VLSI实现研究.pdf》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、复旦大学硕士学位论文无线通信中Reed-Solomon编译码器的VLSI实现研究姓名:李志勇申请学位级别:硕士专业:电路与系统指导教师:周汀2000.5.1摘要摘要ra/722,S9fReed—Solomon(RS)码由于其优秀的处理随机错误和突发错误的能力,在各种通信\系统,磁记录与存储等方面得到r广泛的应用J本论文设it‘r一种基于!坚巳!趱的RS编强亟熊理播黯RS—DSP。(该处理器可以完成在384kbps条件下RS(245,200)N144kbps条件下RS(225,180)的变码率编译码功能.该处理器可以和交织器、卷积编码/Viterbi译码器组成级联RS/Viterbi信道编码系统

2、.广一一论文在分析、比较各种RS编译码算法的基础上,提出r能够以高效率实现算法的专用DSP结构,并且制定r有效的专用DSP设计流程。设计采用C语言对编译码算法进行r模拟,并针对DSP实现进行了优化.RS—DSP的电路设计使用r硬件描述语言VHDL进行结构化和自顶向下的描述,以利于软硬件的协同没计和仿真.同时开发r基于指令的软件,模拟器,用于汇编程序的开发.(RS—DSP在FPGA上的硬件实现不但可1:2实时验证电路\的功能,而且为ASIC设计提供F快速的原型,设计代码可以无需修改地迁移到目标]二艺库.FPGA硬件验证平台也提供了未来的芯片测试和系统测试功能.DSP的设计对不同模块采用r不同的测

3、试策略,核心逻辑模块加入了.全扫描和ATPG测试,提高r测试覆盖率.版图设计采用r基于时序的设计流程,可以取得更优化的布局、布线和更准确的时延参数。通过软件的模拟、硬件仿真和芯片测试,沦文所设计的RSDSP能够满足设计的要求,可以用于无线个人通讯系统,并取得r较小的芯片面积和功耗.}一)无线通信中的Reed—Solomon编译码器的VLSI实现研究~,摘要AbstractReed—Solomon(RS)codehasbeenwidelyusedincommunicationsystem,magneticstorage,andsooil..ThepaperpresentsaDSP—basedRe

4、ed—SolomoncodecprocesswhichisnamedRS—DSPTheproposedprocessorCallaccomplishrate—adaptiveencodinganddecodingofRS(245,200)whendatarateis384kbpsandRS(225,180)whendatarateis144kbps.Theprocessor,togetherwithinterleaverandconvolutioualencoder/Viterbidecoder,canmakeupofaconcatenatedRS/Viterbichannelcodingsy

5、stemsuitableforwirelesscommunicationOnthebasisofcomparingvariousRScodecalgorithms,anapplication-specificDSPstructureisproposedtoimplementRScodecwiththehighestefficiencyAdesignflowtodesignRS—DSPisalsoproposed.ThealgorithmissimulatedusingClanguageandoptimizedforVLSIimplementationVHDLisusedtodescriptst

6、ructuredofRS-DSPinastructureandtop—downwayforthesoftwareandhardwareCO-designAsoftwaresimulatorisdevelopedtoprogramtheassemblycodeconvinentty.TheFPGAhardwareverificationplatformnotonlycanrunreal—timesimulaton,butalsoisaquickprototypeforASICdesign,thedesigncanbetransferedtoASICdesignwithoutmodificatio

7、n.TheFPGAplatformprovideconvinenceforthefuturechipandsystemtestingWehaveadopteddifferenttestschemesfordifferentpartsofDSPandthecoreofDSPusefull-scanandATPGtestwithhighfaultcoverageThelayoutdesignuseti

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。