【硕士论文】高速数字电路的微系统结构研究.pdf

【硕士论文】高速数字电路的微系统结构研究.pdf

ID:32036344

大小:1.68 MB

页数:60页

时间:2019-01-30

【硕士论文】高速数字电路的微系统结构研究.pdf_第1页
【硕士论文】高速数字电路的微系统结构研究.pdf_第2页
【硕士论文】高速数字电路的微系统结构研究.pdf_第3页
【硕士论文】高速数字电路的微系统结构研究.pdf_第4页
【硕士论文】高速数字电路的微系统结构研究.pdf_第5页
资源描述:

《【硕士论文】高速数字电路的微系统结构研究.pdf》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、西北工业大学硕士学位论文高速数字电路的微系统结构研究姓名:周昔平申请学位级别:硕士专业:计算机系统结构指导教师:高德远2002.3.1捅费,一~、/本文结合工程背景,运用逻辑平衡的思想对高速数字电路的设计及相关问题进行了全面的研究。所做的研究工作包括:运用逻辑平衡的思想提出了常用的基本运算单元的高性能解决方案,分析了用FPGA实现高速数字电路的基本理论方法,研究了用标准单元实现高速数字电路的基本理论方法。同时,对高速数字电路的面积和功耗及与外部电路的通讯问题进行了分析。r主要的研究与设计工作包括:’1)详细分析并采用逻辑

2、平衡的思想,提出了常用的基本运算单元如计数器,比较器,编码器,加法器,有限状态机FSM,乘法器,乘累加操作和DCT运算的各种高速解决方案。2)分别在结构级,逻辑级和版图级分析了高速数字电路的高速解决方案。3)分析了高速数字电路如何提高性能,减小面积和减小功耗的途径。4)结合逻辑平衡的思想,采用XilinxVirtex300E一6器件,为一家著名的通讯技术有限公司设计了速度达125MHZ的交换网测试芯片,能够对交换网的吞吐率,网络延时,网络延时抖动,数据包错误率,包丢失率等进行严格的测试,并根据当前网络的流量大小自动调节网

3、络负载。在这个项目中,作者制定了它的详细设计方案,采用VHDL语言进行了编码实现,参与了整个系统的FPGA调试及验证。5)为上海一家Ic设计有限公司设计了该公司的产品微控器的一部分核心逻辑和外围电路,并通过了严格的仿真测试和FPGA验证,采用!smc(台机电)的.35urn的标准单元库进行了综合,仿真及布图设计,该产品目前已经在境外投产。它将运用在LCD显示控制,空调,MP3播放控制等领域中。关觚逻辑猕帅。,高舞,低功耗∽7也浍、够以乏拍AbstractThiSdissertationfocusesonthehighpe

4、rformancedigitalcircuitsdesignandrelativeissues,usingtheconceptoflogicbalance.Theseresearchworksinchdepresentingthehighperformancerealizationtechniquesfora11oftheusuallybasicfunctionalunitsatthelogicIevel,thebasicrulesandexperiencesofhowtorealizethehighperformanc

5、edigitalCircuitsbyFPGAorstandardcellS.Moreover,researchworksonthe10WCOSt,10Wpowerandthecommunicationswithexterna]CircuitsforhighperformancedigitalcircuitsarealSOincluded.Theresearchworksincludes:1.Thehighspeedrealizationmethodologyispresentedusingtheconceptoflogi

6、Cbalancefora11oftheusuallybasicfunctionalunitSsuchascounters,comparators,encoders,adders,finitestatemachines(FSM),multipliers,multiplYaccumulationcellsanddiscreteCOSiHetransformers(DCT).2.Thehighperformancerealizationrulesandexperiencesarediscussedatthelevelofmic

7、ro—architecture.109icandlayoutrespectively.3.Theapproachofhowtoimproveperformance,reduceareasandpowerforhighperformancedigitalcircuitsiSstudied.4.Throughusingtheconceptoflogicbalance,ahighperformancetelecommunicationswitchnetworktestchipisaccomplishedbyusingXi1in

8、xVirtex300E一6andtheworkingclockfrequencyisupto125MHZ.Thischipcangiveanexacttestforthenetworkdelaytime,throughput,networkdelaytimedithor,rateoferrorsandlostdata

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。