全国大学生电子设计大赛f题一等奖--数字频率计

全国大学生电子设计大赛f题一等奖--数字频率计

ID:3156665

大小:127.63 KB

页数:10页

时间:2017-11-20

全国大学生电子设计大赛f题一等奖--数字频率计_第1页
全国大学生电子设计大赛f题一等奖--数字频率计_第2页
全国大学生电子设计大赛f题一等奖--数字频率计_第3页
全国大学生电子设计大赛f题一等奖--数字频率计_第4页
全国大学生电子设计大赛f题一等奖--数字频率计_第5页
资源描述:

《全国大学生电子设计大赛f题一等奖--数字频率计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、2015年全国大学生电子设计竞赛全国一等奖作品设计报告部分错误未修正,软件部分未添加竞赛选题:数字频率计(F题)摘要本设计选用FPGA作为数据处理与系统控制的核心,制作了一款超高精度的数字频率计,其优点在于采用了自动增益控制电路(AGC)和等精度测量法,全部电路使用PCB制版,进一步减小误差。AGC电路可将不同频率、不同幅度的待测信号,放大至基本相同的幅度,且高于后级滞回比较器的窗口电压,有效解决了待测信号输入电压变化大、频率范围广的问题。频率等参数的测量采用闸门时间为1s的等精度测量法。闸门时间与待测信号

2、同步,避免了对被测信号计数所产生±1个字的误差,有效提高了系统精度。经过实测,本设计达到了赛题基本部分和发挥部分的全部指标,并在部分指标上远超赛题发挥部分要求。关键词:FPGA自动增益控制等精度测量法第9页共10页目录摘要1目录21.系统方案31.1.方案比较与选择31.1.1.宽带通道放大器31.1.2.正弦波整形电路31.1.3.主控电路31.1.4.参数测量方案41.2.方案描述42.电路设计42.1.宽带通道放大器分析42.2.正弦波整形电路53.软件设计64.测试方案与测试结果64.1.测试仪器6

3、4.2.测试方案及数据74.2.1.频率测试74.2.2.时间间隔测量74.2.3.占空比测量84.3.测试结论9参考文献9第9页共10页1.系统方案1.1.方案比较与选择1.1.1.宽带通道放大器方案一:OPA690固定增益直接放大。由于待测信号频率范围广,电压范围大,所以选用宽带运算放大器OPA690,5V双电源供电,对所有待测信号进行较大倍数的固定增益。对于输入的正弦波信号,经过OPA690的固定增益,小信号得到放大,大信号削顶失真,所以均可达到后级滞回比较器电路的窗口电压。方案二:基于VCA810的

4、自动增益控制(AGC)。AGC电路实时调整高带宽压控运算放大器VCA810的增益控制电压,通过负反馈使得放大后的信号幅度基本保持恒定。尽管方案一中的OPA690是高速放大器,但是单级增益仅能满足本题基本部分的要求,而在放大高频段的小信号时,增益带宽积的限制使得该方案无法达到发挥部分在频率和幅度上的要求。方案二中采用VCA810与OPA690级联放大,并通过外围负反馈电路实现自动增益控制。该方案不仅能够实现稳定可调的输出电压,而且可以解决高频小信号单级放大时的带宽问题。因此,采用基于VCA810的自动增益控制

5、方案。1.1.2.正弦波整形电路方案一:采用分立器件搭建整形电路。由于分立器件电路存在着结构复杂、设计难度大等诸多缺点,因此不采用该方案。方案二:采用集成比较器运放。常用的电压比较器运放LM339的响应时间为1300ns,远远无法达到发挥部分100MHz的频率要求。因此,采用响应时间为4.5ns的高速比较器运放TLV3501。1.1.3.主控电路方案一:采用诸如MSP430、STM32等传统单片机作为主控芯片。单片机在现实中与FPGA连接,建立并口通信,完成命令与数据的传输。方案二:在FPGA内部利用逻辑单

6、元搭建片内单片机Avalon,在片内将单片机和测量参数的数字电路系统连接,不连接外部接线。在硬件电路上,用FPGA片内单片机,除了输入和输出显示等少数电路外,其它大部分电路都可以集成在一片FPGA芯片中,大大降低了电路的复杂程度、减小了体积、电路工作也更加可靠和稳定,速度也大为提高。且在数据传输上方便、简单,因此主控电路的选择采用方案二。第9页共10页1.1.4.参数测量方案频率等参数的测量采用闸门时间为1s的等精度测量法。闸门时间与待测信号同步,相比于传统方案,避免了对被测信号计数所产生±1个字的误差,有

7、效提高了系统精度。测量频率时,在闸门时间内同时对待测信号和标准信号(时钟信号)计数,标准信号计数值除以待测信号计数值乘上时钟周期即为待测周期;测量两个信号的时间间隔时,通过异或门将时间间隔转化为周期脉冲信号,通过对脉冲信号等精度测量得到间隔时间。测量频率时计算闸门时间内的上升沿脉冲除以闸门时间;测量两个信号的相位差时,则计算第一个信号1.2.方案描述系统总体框图如图1所示,待测信号首先进入自动增益电路,其输出电压增益到一个大于后级滞回比较器窗口电压的固定值,经过比较器电路后,输出给FPGA进行相关参数的测量

8、,并最终显示在屏幕上。在FPGA内部,数字电路系统与片内单片机通信,基于闸门时间为1s的等精度测量算法,测算相关参数。FPGA比较器电路AGC电路宽带放大输入信号NIOSIITFT显示蓝牙模块放大信号信号整形参数测量结果输出图1系统总体框图2.电路设计2.1.宽带通道放大器分析本设计的宽带通道放大器如图2所示,是一个自动增益控制模块。压控放大器VCA810依靠反馈得到的控制电压控制放大倍数;高速比较器AD8561

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。