基于verilog_hdl语言的多功能波形发生器设计

基于verilog_hdl语言的多功能波形发生器设计

ID:3153784

大小:697.00 KB

页数:22页

时间:2017-11-20

基于verilog_hdl语言的多功能波形发生器设计_第1页
基于verilog_hdl语言的多功能波形发生器设计_第2页
基于verilog_hdl语言的多功能波形发生器设计_第3页
基于verilog_hdl语言的多功能波形发生器设计_第4页
基于verilog_hdl语言的多功能波形发生器设计_第5页
资源描述:

《基于verilog_hdl语言的多功能波形发生器设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、王枫《基于VerilogHDL语言的多功能波形发生器设计》基于VerilogHDL语言的多功能波形发生器设计学生姓名:指导老师:摘要:本文主要探索了应用EDA灵活可重复编程和方便在系统重构的特性,以VerilogHDL为设计语言,将硬件功能以软件设计来描述,提高了产品的集成度,缩短开发周期。所设计的波形发生器可产生正弦波(sina_wave)、锯齿波(swat_wave)、矩形波(squr_wave)、三角波(trig_wave)四种信号,能够实现信号的转换并且频率可调;设计的频率计以1Hz为基准信号,测量的范围是1Hz—9999Hz,测量的结果以四位十进

2、制的形式输出。能实现任意波形的输出并且能够测量外来信号的频率,这也是本文的设计思路。关键词:DDS;;VerilogHDL;EDA;Max+PlusⅡ;波形发生器Abstract:ThisarticleexplorestheapplicationofEDAtofacilitateflexibleandreprogrammableandreconstructioninthesystemfeaturestoVerilogHDLdesignlanguage,thehardwarefunctionstosoftwaredesigntodescribeandimpr

3、oveproductintegration,shortenthedevelopmentcycle.Waveformgeneratordesignedtoproducesinewave(sina_wave),ramp(swat_wave),rectangularwave(squr_wave),triangularwave(trig_wave)foursignals,toachievesignalconversionandfrequencyadjustable;designedto1HzfrequencycounterForthereferencesignal

4、,measuredintherange1Hz-9999Hz,themeasurementresultsintheformoffourdecimaloutput.whichisthedesignideaofthisarticle.Keywords:DDS;VerilogHDL;EDA;Max+PlusⅡ;arbitrarywaveformgenerator王枫《基于VerilogHDL语言的多功能波形发生器设计》目录1引言………………………………………………………………………………………12课题背景及相关技术…………………………………………………………………

5、…13理论基础…………………………………………………………………………………23.1VerilogHDL语言概述…………………………………………………………23.2Max+plusII简介………………………………………………………………44EDA多功能波形发生器详细设计………………………………………………………64.1设计思路…………………………………………………………………………64.2任意波形发生器的分块设计……………………………………………………65任意波形发生器的仿真与实现…………………………………………………………85.1指针控制模块的仿真与实现

6、……………………………………………………85.2数字频率计的仿真与实现………………………………………………………95.3系统设计有待提高和改进的地方………………………………………………126小结………………………………………………………………………………………13参考文献……………………………………………………………………………………14附录…………………………………………………………………………………………15王枫《基于VerilogHDL语言的多功能波形发生器设计》第3页共22页王枫《基于VerilogHDL语言的多功能波形发生器设计》第3页共22页1

7、引言随着数字电子技术迅猛发展,信号源作为常用的电子产品设计工具,其应满足精度高、速度快、分辨率高等要求。DDS是从20世纪70年代发展起来继直接频率合成和间接频率合成之后的第三代频率合成技术。VerilogHDL是一种允许设计者进行各种级别的逻辑设计,进行数字逻辑系统的仿真验证、时序分析、逻辑综合的硬件描述语言。并采用MAX+PlusⅡ软件进行画图,编译,仿真。2课程设计背景及相关技术随着数字电子技术迅猛发展,信号源作为常用的电子产品设计工具,其应满足精度高、速度快、分辨率高等要求。DDS是从20世纪70年代发展起来继直接频率合成和间接频率合成之后的第三代

8、频率合成技术。VerilogHDL是一种允许设计者进行各种级别的逻

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。