潜用雷达电磁兼容性设计

潜用雷达电磁兼容性设计

ID:31373031

大小:109.00 KB

页数:7页

时间:2019-01-09

潜用雷达电磁兼容性设计_第1页
潜用雷达电磁兼容性设计_第2页
潜用雷达电磁兼容性设计_第3页
潜用雷达电磁兼容性设计_第4页
潜用雷达电磁兼容性设计_第5页
资源描述:

《潜用雷达电磁兼容性设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、潜用雷达电磁兼容性设计  摘要:文章通过对干扰三要素的分析,从实际操作的角度剖析潜用雷达电磁兼容设计的主要要求及方法,这些方法可以在很大程度上减少电磁干扰的危害,为潜用雷达的设计及电磁兼容性整改设计提供借鉴经验,提高设备的抗干扰能力。  关键词:潜用雷达;电磁兼容性;电磁干扰;抗干扰能力;电磁环境文献标识码:A  中图分类号:TN957文章编号:1009-2374(2016)26-0005-02DOI:10.13535/j.cnki.11-4406/n.2016.26.003  1概述  潜用雷达工作时,既要面临舱内、外复杂的电磁环境,还要面临设备本身的噪声干扰。为了

2、使装艇电子设备更好地满足电磁兼容性的设计要求,潜用雷达在按GJBl51A-1997、HJB34A-2007要求的基础上,根据总体电磁兼容性能要求进行剪裁和补充,其考核包括CE101、CE102、CS01.1、CS01.2、CS06、CS114、CS116、RE101、RE102、RS101、RS103共11个项目,在设备提交时需有总体认可的检测机构提供的合格的设备电磁兼容性测试报告。7  设备设计完成后,一些电磁兼容性超标项目(如CE101、RE102等)解决困难、费用高,而且大多都是补救性的整改措施。因此在雷达的设计过程要考虑内、外两方面的电磁环境,尽可能地减小相互

3、干扰,使雷达具有良好的电磁兼容性。本文在大量实践的基础上,从设计思路上提出了行之有效的电磁干扰抑制措施。  2潜用雷达电磁兼容性设计目的与依据  电磁兼容性规范和标准不断的发展和完善,电磁兼容性设计已用预先分析、设计、预测代替原来的事后处理,因此雷达设计之初就应对产品的电磁兼容性进行充分的考虑。目的是使设备满足相关电磁兼容标准的规定;能在可预知的电磁环境中正常工作,且无故障或性能下降;减轻复杂电磁环境对人类健康产生的不良影响;产品各个模块之间可以共存,不致引起相互干扰。  电磁兼容设计的依据是电磁干扰三要素(干扰源、耦合途径及敏感部位),因此电磁兼容性设计就是要做好防

4、护敏感设备被干扰、切断耦合路径、抑制干扰源等方面的设计。潜用雷达需要抑制的电磁干扰源有开关电源的开关回路、交流电机的运行噪声、雷达的射频前端、大功率磁控管等。需要切断的主要耦合途径有共阻抗耦合、传导耦合、感应耦合、辐射耦合等。  3潜用雷达电磁兼容性设计内容与方法  潜用雷达电磁兼容设计以指标的分配、功能分块设计作为基本方法,将电磁兼容指标逐级分解到各功能模块(包括元件级、PCB级、模块级、分机级、整机级等)在不同级别上进行分级设计,采取相应的防护措施等。  线路原理设计时要考虑线路的合理性与参数的适当性,设计不当时很可能会使线路本身成为干扰源。对电路原理理解透彻,尽

5、量用简洁的电路来实现设计要求。7  3.1器件选用  元器件优选应从电源电压、封装类型、电磁发射、抗扰性等方面着手。  有源器件要研究其电磁兼容性参数,选择输出电压波动性小、电源及地的靠近并多个电源及地线引脚的有源器件,选择有电磁兼容特性、集成度高的逻辑器件。  无源器件要研究其频率特性和分布参数特性。首选表贴元件,因为其寄生参数较小;焊接具有引线的元器件时应尽量缩短器件的引线,以减小元件分布电感的影响;选择有效屏蔽、隔离的输入变压器等。  正确使用抗干扰器件应对不同噪声的特点,电源噪声用隔离变压器等隔离,浪涌电压用二极管和压敏电阻等吸收,一定频段的干扰信号用线路滤波

6、器等滤除。  3.2PCB电磁兼容性设计  布线布局的不合理是引发干扰的重要因素,PCB电磁兼容性设计需按照布线布局基本原则进行。  3.2.1印制板的大小对电磁兼容性的影响:尺寸小相邻器件、导线易干扰且不利于散热;尺寸大印制导线增长,抗干扰能力变弱,阻抗上升。应根据需求确定其大小。  3.2.2多层板的分布源阻抗极低,可以提供屏蔽和避免共阻抗耦合。应优先选用多层板进行PCB设计,在不同层内布置模拟电路和数字电路;电源层需要在地层下方靠近地层;骚扰源安排独立的一层与敏感电路拉开  距离。  3.2.37为减小差模辐射的环路面积,电源线和地线应尽可能靠近;时钟线、信号线

7、也应靠近地线,走线短而粗,减少环路面积。  3.2.4为减小寄生耦合相邻布线层走线应采取弯曲走线、斜交或相互垂直的形式;各信号线之间加地线隔开,有利于减少串扰。  3.2.5按逻辑速度对数字器件进行分组,并相对集中以减小耦合,印制板连接器边缘布置高速逻辑电路、低速逻辑电路远离高速逻辑电路、中速逻辑电路介于两者之间。  3.2.6输入输出端走线中间应加地线分开,避免平行、相邻,以避免反馈耦合的发生等。  3.2.7板上和机壳的接地线要短而粗,最好用镀银接线柱。  3.3屏蔽设计  屏蔽技术就是对两个空间区域之间进行金属的隔离,用来控制电磁干扰沿着空间传

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。