数字系统设计实训心得

数字系统设计实训心得

ID:30368785

大小:19.21 KB

页数:10页

时间:2018-12-29

数字系统设计实训心得_第1页
数字系统设计实训心得_第2页
数字系统设计实训心得_第3页
数字系统设计实训心得_第4页
数字系统设计实训心得_第5页
资源描述:

《数字系统设计实训心得》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划数字系统设计实训心得  数字系统设计实习报告  课题:报时式数字钟的设计  系别:电气工程及其自动化  班级:  学号:  姓名:  指导教师:  XX年6月27日  目录  一、前言。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。3  二、课程设计题目要求。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。4  三、设计方案。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。4  四、

2、电路图.波形仿真图.及管脚锁定。。。。。。。。。。。。。。。。。。。。。。。。8  五、实习心得。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。10目的-通过该培训员工可对保安行业有初步了解,并感受到安保行业的发展的巨大潜力,可提升其的专业水平,并确保其在这个行业的安全感。为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划  六、参考资料。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。10  前言  一.软件介绍:  Max+plusⅡ是Altera公司开发的

3、第三代的PLD开发软件,提供的FPGA/CPLD开发集成环境,Altera是世界上最大可编程逻辑器件的供应商之一。Max+plusⅡ界面友好,使用便捷,被誉为业界最易用易学的EDA软件。在Max+plusⅡ上可以完成设计输入、元件适配、时序仿真和功能仿真、编程下载整个流程,它提供了一种与结构无关的设计环境,使设计者能方便地进行设计输入、快速处理和器件编程。  Max+plusⅡ开发系统的特点:  1、开放的界面  Max+plusⅡ支持与Cadence,Exemplarlogic,MentorGraphics,Synplicty,Viewlogic和其它公司所提供的EDA工具接口。  2、与

4、结构无关  Max+plusⅡ系统的核心Complier支持Altera公司的FLEX10K、FLEX8000、FLEX6000、MAX9000、MAX7000、MAX5000和Classic可编程逻辑器件,提供了世界上唯一真正与结构无关的可编程逻辑设计环境。  3、完全集成化目的-通过该培训员工可对保安行业有初步了解,并感受到安保行业的发展的巨大潜力,可提升其的专业水平,并确保其在这个行业的安全感。为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划  Max+plusⅡ的设计输入、处理与较验功能全部集成在统一的开发环境下,这样可

5、以加快动态调试、缩短开发周期。  4、丰富的设计库  Max+plusⅡ提供丰富的库单元供设计者调用,其中包括74系列的全部器件和多种特殊的逻辑功能以及新型的参数化的兆功能。  5、模块化工具  设计人员可以从各种设计输入、处理和较验选项中进行选择从而使设计环境用户化。6、硬件描述语言  Max+plusⅡ软件支持各种HDL设计输入选项,包括VHDL、VerilogHDL和Altera自己的硬件描述语言AHDL。  7、Opencore特征  Max+plusⅡ软件具有开放核的特点,允许设计人员添加自己认为有价值的宏函数。  二.课程设计题目要求:  设计并制作一台能显示小时、分、秒的数字钟

6、。具体要求如下:①完成带时、分、秒显示的24h计时功能;  ②能完成整点报时功能,要求当数字钟的分和秒计数器计到59min51s时,驱动音响电路,四高一低,最后一声高声结束,整点时间到;  ③完成对“时”和“分”的校时,并能对秒计数器清零。  三.设计方案:  1数字钟的原理及组成框图目的-通过该培训员工可对保安行业有初步了解,并感受到安保行业的发展的巨大潜力,可提升其的专业水平,并确保其在这个行业的安全感。为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划  该数字钟由振荡器,分频器,秒计数器,分计数器,时计数器,校时电路,报时

7、电路,显示电路,消抖电路等几部分组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器来实现。将标准秒脉冲信号送入“秒计数器”,该计数器采用60进制计时器。每累计60s发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60min,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计数器,可实现对

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。