采用高速16位adc及无线基站设计挑战

采用高速16位adc及无线基站设计挑战

ID:30120978

大小:84.00 KB

页数:4页

时间:2018-12-27

采用高速16位adc及无线基站设计挑战_第1页
采用高速16位adc及无线基站设计挑战_第2页
采用高速16位adc及无线基站设计挑战_第3页
采用高速16位adc及无线基站设计挑战_第4页
资源描述:

《采用高速16位adc及无线基站设计挑战》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、河南省瑞光印务股份有限公司提供采用高速16位ADC的无线基站设计挑战随着通信接收机灵活度越来越大,多标准/多运营商的无线电需要更宽的数字化带宽,因此单个频率信道上功率的降低和带内阻塞信号出现概率的增加进而要求具备更高的灵敏度。因此,数模转换器的噪声和失真效果十分关键。本文将讨论把数模转换器集成在基站应用过程中所面临的性能方面的主要挑战,重点是转换器的驱动和记时。如图1所示,某基站应用中的高灵敏度中频(IF)采样子系统通常包括一个高速ADC,一个精密时钟解决方案和一个数控可变增益放大器(DVGA),由自动增益控制(AGC)环

2、路实现其增益控制。数控可变增益放大器同时作为ADC的缓冲/驱动接口和增益模块,用来消除输入信号较小时ADC噪声带来的影响。时钟解决方案提供了一种可以将数据转换为数字形式的低噪声采样时钟。图1带有通信接收机的中频采样子系统框图将DVGA和ADC进行级联时带来的诸多挑战需要认真对待以确保相关性能的实现。这些挑战包括:降低由DVGA引入的失真;确保由DVGA至ADC接口的信号完整性;降低所连接ADC输入端的切换噪声;降低DVGA噪声的影响;利用ADC的全输入动态范围。前三个挑战与子系统的失真性能有关,并且限制了信号通道的无杂散动

3、态范围(SFDR)。DVGA的谐波失真,由ADC输入切换引入的信号独立充电反冲,接口阻抗不匹配和信号反射等都会导致频谱中出现虚假信息,进而干扰有用频段。后两个挑战与子系统的信噪比(SNR)性能密切相关。由于DVGA噪声降解和转换器全输入范围无法充分利用而引入过量噪声将直接损失SNR,造成功率的浪费。以上几种挑战相互依存,各有折衷。这些挑战大多可以利用一个高性能DVGA来解决,并可以在DVGA和ADC之间插入一个阻抗匹配的差分高阶带通滤波器,从而对DVGA加以补偿。滤波器抑制了DVGA的谐波失真,限制了DVGA的噪声带宽,很

4、大程度减小了ADC接口上与阻抗有关的信号完整性问题。河南省瑞光印务股份有限公司提供河南省瑞光印务股份有限公司提供不幸的是,阻抗匹配的高阶滤波器在实践中往往具有较高的插入损失,并且对于元件不匹配和PCB寄生干扰较为敏感。滤波器阶数与损失之间的关系在DVGA和ADC接口的设计中是一个重要的权衡指标。当信号接近DVGA功率轨道时,提高DVGA的输出信号摆动将会降低DVGA的谐波失真和三阶输出交调截取点OIP3。另外,带通滤波器的谐振特性不能有效地抑制来自于典型流水线ADC输入切换信号相关脉冲式的充电反冲,而这种流水线ADC对于大

5、幅度信号十分重要。这样一种滤波器接口解决方案在新型的SP16160CH1RB子系统设计板中以不对称T匹配带通滤波器的形式呈现。如图2所示,该滤波器提供了四阶高频衰减以实现40dB二级谐波(H2)衰减,在普通中频IF频带内的通带波纹小于0.5dB。LCT匹配提供了阻抗转换功能,可以实现较小的通带衰减,并保持DVGA输入源电阻和负载电阻之间的阻抗匹配。这种结构只需要将电容元件和多数串联电感进行并联,因此对于PCB寄生干扰极不敏感,并且能够真正付诸实践。通过在滤波器LC库中对于电容的经验性选择,可以缓解ADC的充电反冲,而滤波器

6、LC库则同时具备差分和普通模式两种排列分布。在本设计方案中,通过源电阻阻值的降低,通带衰减由5dB缩小至0dB。衰减性能改进的同时无法实现完美的阻抗匹配,但却使DVGA能够得到较小输出幅度的ADC全范围参考值。图2DVGA和ADC之间的带通滤波器接口对于较大的输入信号而言,ADC输入时钟的质量对于限制系统实现信噪比SNR十分关键。时钟的边缘抖动会影响ADC的定期采样时间,并增加信号噪声。公式(1)给出了在出现抖动的情况下可以实现的最大信噪比,fin是输入信号频率,sJ是rms抖动,a是以最大电平基准分贝dBFS为测量单位的

7、输入信号幅度,这样即使较小的信号幅度也能出现较大的负值。该公式有三个要点:一是相比更高的频率,抖动更能降低信噪比SNR;二是信号越大,抖动对于信噪比SNR的限制影响越明显;三是可以通过降低整体抖动来提供信噪比SNR。河南省瑞光印务股份有限公司提供河南省瑞光印务股份有限公司提供以上这些结果对于基站接收器应用十分关键,采用中频IF采样接收机获得的中频IF较高,范围一般是100~250MHz。虽然有用频率信道中的功率可能很小,但是接收路径中的ADC仍然必须将大范围的阻塞信号进行数字化处理,因此对于灵敏度的要求很高。如公式1所示,

8、这些应用中的高输入频率和大范围阻塞信号加重了时钟的抖动效果。为了减小时钟的整体抖动,必须了解时钟噪声的频谱内容和待降低相位噪声的目标特定频谱区域。“近载波”相位噪声一般是带宽由时钟基音向外延伸20MHz的变频噪声,并且会受到时钟电路环路特性的严重影响,该时钟电路用于产生时钟。SP16160CH1RB子系

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。