欢迎来到天天文库
浏览记录
ID:27955377
大小:56.52 KB
页数:3页
时间:2018-12-07
《简易数字信号传输性能研究仪设计和实现》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库。
1、简易数字信号传输性能研究仪设计和实现摘要:本文设计与制作了一种简易数字信号传输性能分析仪。系统以单片机和FPGA为基本平台,主要由信源模块、模拟信道模块、传输性能分析模块三个模块组成。信源模块以FPGA为核心,产生10-100kbps曼彻斯特编码的m序列数字信号。模拟信道模块以Butterworth低通滤波器为核心,用FPGA生成10Mbps的m序列伪随机噪声作为加性噪声,模拟实际信道。传输性能分析模块包括以FPGA为核心的同步时钟提取模块和以单片机为核心的采样及液晶显示模块。经实际测试,本系统能全面完成设计要求。关键词:FP
2、GA眼图;位同步;曼彻斯特码1系统设计框图系统框图如下图1所示。系统主要由信号源模块、模拟信道模块、传输性能分析模块三个部分组成。信号源模块由FPGA产生数字信号VI和高频噪声信号V3;VI采用曼切斯特编码。为使整体达到较好的效果,我们用一个衰减器使高频噪声电压幅度降低到100mV,用一个电压跟随器隔断后级影响。求差电路输出的信号V2a进入传输性能分析模块,(首先经过衰减网络处理;然后分两路,一路经由滤波器、电压比较器整形;另一路由ADC电路采样混合后的信号,用FPGA存储数据,最后信号输入单片机,在LCD屏上显示眼图,同时可
3、以从FPGA中提取出同步信号。2基本原理2.1同步时钟提取为了提取同步信号,在接收数字信号时,必须知道每个码元准确的起止时刻,用它来确定每个码元抽样判决时刻。根据曼彻斯特码的编码规则,接收到的信号连续出现高电平的时间段只有两种可能:半个时钟周期或一个时钟周期。为了提取出这个时钟,我们用50M的晶振对信号进行采样,在一个时钟周期内,计算出高频晶振变化的次数,从而提取出同步时钟周期。除了频率同步,还需要进行相位同步。在频率同步的基础上,用成倍于检测信号的时钟对码元信号进行计数。2.2眼图显示我们采用430单片机控制LCD显示屏来显
4、示信号的眼图。之所以有眼是因为采用的是位同步,码字的不确定。眼皮厚度是加入噪声幅度。在FPGA检测出码元速率之后,控制采样芯片,使得采样芯片在一个信号周期之内采集128点数据。通过波形的实时显示,不断叠加在LCD屏上显示信号的眼图。3测试结果3.1伪随机信号发生器的测试经测试得出,与数字信号发生器类似,伪随机信号的数据率稳定,未超1%;同时输出信号峰峰值在94mV〜105mV范围内波动,小于10%;调节电路中的滑动变阻器,伪随机信号发生器输出的高频噪声幅度可调,峰峰值在90mV〜4.0V间变动。2.2眼图的测试当性噪比较低时,
5、仍可以提取出时钟信号,说明提取的同步信号较好,但是眼图效果会稍微变差。增益为1时,眼幅度随着速率及截止频率的变化规律如下表2所示。4结语通过实际搭建硬件和软件程序设计,本文的简易数字信号分析方法具有很好的性能,满足简单的测试要求。作为数字信号分析是一个很好的参照,希望此文能够给读者提供有用的信息。
此文档下载收益归作者所有