台积电携手新思科技开发7纳米制程设计平台.doc

台积电携手新思科技开发7纳米制程设计平台.doc

ID:27866255

大小:77.50 KB

页数:3页

时间:2018-12-06

台积电携手新思科技开发7纳米制程设计平台.doc_第1页
台积电携手新思科技开发7纳米制程设计平台.doc_第2页
台积电携手新思科技开发7纳米制程设计平台.doc_第3页
资源描述:

《台积电携手新思科技开发7纳米制程设计平台.doc》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、台积电携手新思科技开发7纳米制程设计平台  半导体设计公司新思科技(Synopsys)17日宣布,将与晶圆代工龙头台积电合作推出针对高效能运算(HighPerformanceCompute)平台的创新技术,而这些新技术是由新思科技与台积电合作的7纳米制程Galaxy设计平台的工具所提供。  据了解,此次两家公司共同开发的技术包括:渠道铜柱(viapillar)、多源树合成(TCS)和混合时脉网格(clockmesh),以及可配合关键网(criTIcalnet)上阻力及电阻的自动化汇流排绕线(automatedbusrouTIng)

2、等功能。在这些新科技的支持下,台积电与新思科技将可帮助芯片设计人员,针对7纳米制程进行先进的高效能设计。  渠道铜柱技术是一种透过减少渠道电阻与提升电子迁移(electromigraTIon)的强度,来提高效能的新技术。DesignCompilerGraphical和ICCompilerII已将渠道铜柱无缝融入其流程中,包括:在电路网表中插入渠道铜柱、在虚拟绕线图中模拟渠道铜柱、渠道铜柱的合理摆置(legalizedplacement),以及支持渠道铜柱的细部绕线、萃取(extracTIon)和时序。    ICCompilerI

3、I的多源CTS和混合时脉网格在关键网上插入渠道铜柱之后,全域(global)与细部绕线再调整讯号绕线,以插置渠道铜柱。ICCompilerII可打造出具高客制化网格的低偏差与高效能的时脉设计,以及针对时脉进行自动H树建置(H-treecreation)。此外,ICCompilerII也可搭配关键网的阻力及电阻,进行自动化的汇流排绕线,并且支持非预设(non-default)绕线和允许使用者设定层宽度(layerwidth)和间距(spacing)。  新思科技设计事业群产品营销副总裁BijanKiani表示,新思科技在设计前段(f

4、ront-end)到实体实作(physicalimplementation)的流程具备整合而专业的技术,而结合台积电的顶尖制程科技,开发出辅助高效能设计的创新技术。借由这些创新技术,我们的共同客户将可创造最先进的高效能设计。  台积电设计基础架构营销事业部资深协理SukLee指出,台积电致力于协助半导体设计人员运用最新的制程科技来打造最快速的芯片,以符合现代芯片设计的高效能要求。因此,台积电与新思科技密切合作,共同针对台积电的HPC平台推出ASIC-based的设计流程(designflow)及方法论(methodology)。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。