射频电路设计pcb审查checklist

射频电路设计pcb审查checklist

ID:27396253

大小:3.55 MB

页数:11页

时间:2018-12-03

射频电路设计pcb审查checklist_第1页
射频电路设计pcb审查checklist_第2页
射频电路设计pcb审查checklist_第3页
射频电路设计pcb审查checklist_第4页
射频电路设计pcb审查checklist_第5页
资源描述:

《射频电路设计pcb审查checklist》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、完美.格式.编辑【值得收藏】射频电路设计PCB审查checklist2016-05-18 硬件十万个为什么 射频百花潭点击标题下「射频百花潭」可快速关注!大类小类编号要素描述通用布局1ESD防护元件直接放在主信号路径上。2模块分腔屏蔽合理,己关注腔体自谐振频率。3屏蔽墙及内倒角位置的顶面是布局、布线、信号过孔禁布区。4匹配元件靠近相关的RF器件端口布局5已考虑热设计,保证热量不集中,散热容易。6RF主信号流一字布局,如果受空间限制,不能一字布局时,可以采用L形布局,慎用U形布局。7对绕线电感的布局必须要保证相邻电感的磁力线相互垂直,对印制线类电感(LTCC工艺)如做不到磁力线相互垂直

2、,应该远离放置。8分立元件构成的组合电路,不被其它元件或传输线打散,例如电阻衰减器的三个电阻布局互相靠近。滤波器电路要一面布局,并且不能被其它传输线打散。9高中低频组合滤波,高频小容量滤波电容最靠近器件管脚。10PCB螺钉数量和布局合理。11功放PCB开窗综合考虑了安装余量和电气性能。12功放可变电容、隔直电容位置己按原理图设计者要求布局。1元件离屏蔽壁间距符合要求,考虑了误差。专业.资料.整理完美.格式.编辑314射频PCB的输入输出和其它部分的接口是否满足设计要求。15在正常工作或测试环境下,没有Stub。17数字芯片PWM调制输出直流的RC滤波电路,放置在数字芯片侧。18腔内同

3、频增益超过40dB级联放大电路需进行了分腔。例如:接收通道的增益一般会很大,需要进行分腔19级联衰减电路的衰减量大于40dB的电路需进行分腔。20级联滤波电路的带外衰减和级联开关电路的隔离度大于40dB,则需要分腔。21射频电源的分配一般按照就近供电的原则,以免相互之间产生干扰。同时,在不同芯片共用同一个电源芯片时,要注意芯片之间是否会通过电源产生干扰。22电源的摆放位置是否合适,要保证输入输出电源线不能交叉,走线距离最短。23电源输入口的滤波电容是否靠近输入管脚,并且按照从大到小的顺序排列,容值最小的电容最靠近电源的输入管脚。24器件DATASHEET上有特殊要求的布局是否满足。布

4、线1布RF线需要进行控制走线阻抗,将它们布得尽可能直接,这样可以减小损耗和不期望得到的耦合。2微带线下方需要连续的地,同样的,带状线上方和下方也需要连续的地;地平面不仅提供需要的回路,还可以将信号跟其它信号层隔离;3长的、没有屏蔽的走线,如RF前端的连线需要用带状线,这样有利于使用固有的屏蔽。4避免在内层和外层多次来回走线;5当RF信号线在不同层之间过渡时,过孔需要远离潜在的干扰电路、走线及过孔(比如数字控制线、时钟、电源等);确保射频过孔和干扰路径之间铺地并加地过孔,起隔离作用。6时钟线、数据线、控制线之间的距离需满足3W原则。如果空间允许,尽量拉开线间距离。7走线要最短,不能闭环

5、,不能有锐角和直角。8晶振表面以下不能有过孔和走线。频综、pll滤波器件、VCO、滤波器和电感下表面不能走线。9模拟信号与数字信号,电源线与控制信号线,弱信号与其他任何信号需要分层(最好有地隔离)或相距较远走线。如果分层相邻层的线与线之间不能并行走线,最好垂直走线。如果没有分层线间的距离是要满足隔离度的要求,至少满足线距大于3W。10射频敏感信号不能靠近强辐射信号。11差分信号线需对称走线,线长相差不能超过100mil,差分线对间的间距需满足3W规则。12输入输出阻抗不是50欧姆的器件,输入输出阻抗线需满足阻抗匹配要求。13在原理图中,有特殊要求的阻抗线需满足原理图的设计要求。14不

6、同单元电源线布线时,电源线之间需相互隔离,以免各单元电路通过电源相互干扰。15不同电源层在空间上不能重叠,如果重叠需要有地层隔离。16电源的走线线宽要满足电流的通流量要求。(一般参考为1A/mm线宽)17RF信号布线周围如果存在其它RF信号线,在两者之间需辅地铜皮,并打地过孔。18电源部分导线印制线在层间转接的过孔数符合通过电流的要求(1A/Ф0.3mm孔)。专业.资料.整理完美.格式.编辑19RF信号布线周围如果存在其它不相关的非RF信号(如过路电源线),在两者之间需辅地铜皮,并打地过孔。20小信号放大器的电源布线需要地铜皮及接地过孔隔离,避免其它EMI干扰窜入,进而恶化本级信号质

7、量。21接地线要短而直,减少分布电感,减小公共地阻抗所产生的干扰。22RF主信号路径上的接地器件和电源滤波电容需要接地时,为减小器件接地电感,要求就近接地。23有些元件的底部是接地的金属壳,要在元件的投影区内加一些接地孔,投影区内的表面层不得布信号线和过孔;24接地线需要走一定的距离时,应加粗走线线宽、缩短走线长度,禁止接近和超过1/4导引波长,以防止天线效应导致信号辐射;25除特殊用途外,不得有孤立铜皮,铜皮上一定要加地线过孔。26对某些敏感电路、有强烈

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。