欢迎来到天天文库
浏览记录
ID:26882921
大小:1.02 MB
页数:37页
时间:2018-11-29
《cmos模拟集成电路设计_ch3单级放大器》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、CMOS模拟集成电路设计单级放大器提纲1、共源级放大器2、共漏级放大器(源跟随器)3、共栅级放大器4、共源共栅级放大器7/13/20212提纲7/13/202131、共源级放大器1.1电阻做负载的共源级放大器大信号分析cutoffactivetriodeMOS管工作在饱和区时7/13/20214共源级放大器小信号分析考虑沟道长度调制时,7/13/20215共源级放大器讨论增益对信号电平的依赖关系导致了非线性增大W/L、或增大VRD、或减小ID,都可以提高Av。但是,较大的器件尺寸,导致较大的器件电容。较高的VRD会限制最大电压摆幅。若VRD保持
2、常数,减小ID,则必须增大RD,导致更大的输出节点时间常数。7/13/20216共源级放大器1.2MOS二极管连接做负载的共源级MOS二极管连接二极管连接的阻抗为二极管连接的阻抗为考虑体效应时7/13/20217共源级放大器增益NMOS二极管连接做负载其中没有体效应PMOS二极管连接做负载7/13/20218共源级放大器另一种二极管连接nmos管做负载的结构优点?缺点?7/13/20219另一种二极管连接nmos管做负载的结构电流镜只采用nmos没有体效应增益精确好的PSRR两倍功耗7/13/202110讨论增益与输入信号无关,是器件尺寸的弱函
3、数。高增益要求会造成晶体管的尺寸不均衡。例:为了达到10倍增益,,则(W/L)1=50(W/L)2在这个例子中,M2的过驱动电压应该是M1的过驱动电压的10倍。若VGS1-VTH1=200mV,
4、VTH2
5、=0.7V,
6、VGS2
7、=2.7V,严重制约输出电压摆幅。允许的输出电压摆幅减小。7/13/202111共源级放大器1.3电流源负载的共源级放大器讨论获得更大的增益M2的输出阻抗与所要求的M2的最小
8、VDS
9、之间联系较弱,因此对输出摆幅的限制较小。长沟器件可以产生高的电压增益。同时增加W、L将引入更大的节点电容。↑ID→AV↓考虑沟道长度调制
10、,7/13/202112共源级放大器1.4带源级负反馈的共源级放大器小信号直接分析方法这里,没有考虑体效应和沟道长度调制效应讨论增加源级负反馈电阻,使增益是gm的弱函数,实现线性的提高。线性化的获得是以牺牲增益为代价的。当gmRS>>1,AV≈RD/RS7/13/202113共源级放大器考虑沟道长度调制及体效应时,电路的交流小信号模型为7/13/202114共源级放大器小信号等效分析辅助定理:在线性电路中,电压增益等于-GmRout,其中Gm表示输出与地短接时电路的跨导;Rout表示当输入电压为零时电路的输出电阻。线性电路的输出端口可用诺顿定理
11、来等效,可得,输出电压为-IoutRout,定义Gm=Iout/Vin,可得Vout=-GmVinRout。Gm?Rout?诺顿定理:线性有源单口网络等效电流源的恒流源等于有源单口网络的短路电流,内阻等于网络中所有独立源不激励时的端口电阻。7/13/202115共源级放大器计算Gm(考虑沟道长度调制及体效应)由于,所以因此,7/13/202116共源级放大器计算Rout计算流经ro的电流,带入V1,得到:得到所以,输出电阻增大!7/13/202117共源级放大器计算AvAv=-Gm(Rout
12、
13、RD)若忽略rO和gmb的影响,即rO→∞和gmb
14、=0,7/13/202118共源级放大器2、共漏级放大器(源跟随器)大信号分析当Vin15、析(另外一种方法)当rO2=∞,即考查本征增益本征增益7/13/202121共漏级放大器考虑M1、M2的沟道长度效应,并驱动电阻负载,更一般的情况,考虑晶体管的输出电阻、体效应以及输出负载的情况7/13/202122共漏级放大器讨论即使源跟随器采用理想电流来偏置,输入输出特性仍呈现一些非线性。将衬底和源连接在一起,就可以消除由体效应带来的非线性。对于N阱工艺,可采用PMOS来实现。源跟随器使信号直流电平产生VGS的移动,会消耗电压余度。7/13/202123共漏级放大器3、共栅级放大器大信号分析(Vin从某一个大值开始减少)当Vin≥Vb-VT16、H时,M1处于关断状态,Vout=VDD当Vin较小时,且M1处于饱和区,当Vin即一步减小,Vout也逐步减小,最终M1进入线性区,此时,7/13/
15、析(另外一种方法)当rO2=∞,即考查本征增益本征增益7/13/202121共漏级放大器考虑M1、M2的沟道长度效应,并驱动电阻负载,更一般的情况,考虑晶体管的输出电阻、体效应以及输出负载的情况7/13/202122共漏级放大器讨论即使源跟随器采用理想电流来偏置,输入输出特性仍呈现一些非线性。将衬底和源连接在一起,就可以消除由体效应带来的非线性。对于N阱工艺,可采用PMOS来实现。源跟随器使信号直流电平产生VGS的移动,会消耗电压余度。7/13/202123共漏级放大器3、共栅级放大器大信号分析(Vin从某一个大值开始减少)当Vin≥Vb-VT
16、H时,M1处于关断状态,Vout=VDD当Vin较小时,且M1处于饱和区,当Vin即一步减小,Vout也逐步减小,最终M1进入线性区,此时,7/13/
此文档下载收益归作者所有