基于误差修正算法的并行交替采样ADC的应用

基于误差修正算法的并行交替采样ADC的应用

ID:259272

大小:4.93 MB

页数:30页

时间:2017-07-15

基于误差修正算法的并行交替采样ADC的应用_第1页
基于误差修正算法的并行交替采样ADC的应用_第2页
基于误差修正算法的并行交替采样ADC的应用_第3页
基于误差修正算法的并行交替采样ADC的应用_第4页
基于误差修正算法的并行交替采样ADC的应用_第5页
资源描述:

《基于误差修正算法的并行交替采样ADC的应用》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、基于误差修正算法的并行交替采样ADC的应用并行交替采样ADC原理并行交替采样ADC(Time-interleavedADC,TI-ADC)结构能够将多片相对低采样率的ADC芯片组合起来构成高采样率系统。TI-ADC的缺陷由于制造工艺的原因,通道间失配误差会降低整个TI-ADC系统的SNR和SFDR.三种失配误差:偏置误差(OffsetError)增益误差(GainError)采样间隔误差(Timing-skewError)增益误差(GainMismatch)增益失配的示意图增益失配的时域和频域分析时域分析频域分

2、析基本误差信号周期等于单个ADC采样周期(fs/M)误差信号的幅度被输入正弦信号的幅度所调制最大误差发生在输入正弦波的峰值处误差信号的包络线频率等于输入正弦波频率频域中的噪声峰:fnoise=fin+kxfs/M噪声频率与输入信号频率相关噪声频率与采样频率相关k=i/M采样间隔误差(PhaseMismatch)时钟相位失配的示意图时钟相位失配的时域和频域分析时域分析频域分析基本误差信号周期等于单个ADC采样周期(fs/M)误差信号的幅度被输入正弦信号的导数所调制最大误差发生在输入正弦波的过零处

3、误差信号的包络线频率等于输入正弦波频率,但相相位与增益误差信号相差90度频域中的噪声峰:fnoise=fin+kxfs/M噪声频率与输入信号频率相关噪声频率与采样频率相关k=i/M偏置误差(OffsetMismatch)偏置失配的示意图偏置失配的时域和频域分析时域分析频域分析误差与输入信号在时域和频域均无关误差信号周期等于单个ADC采样周期频域中的噪声峰:fnoise=kxfs/m噪声频率与采样频率相关k=i/M三种误差的总效应TotalMismatcherror:增益和时间相位误差:偏置误

4、差:数字后处理系统框图数字后处理算法研究误差估计算法误差修正算法混合滤波器组系统分析——TI-ADCTI-ADC:TI-ADC重构滤波器(1)假设x(t)是1stNyquist内的带限信号,则y(n)的Fouriertransformation可以写成:其中:TI-ADC重构滤波器(2)重构滤波器:其中与α(m+1)k是矩阵A-1(d)的元素TI-ADC重构滤波器(3)重构滤波器的冲激响应TI-ADC重构滤波器(4)重构滤波器组的多相实现结构:频率相关的修正方法TI-ADC硬件设计模拟输入信号1:M拆分与驱

5、动低失真一致性好多相时钟产生低抖动精确相移14bit320MspsTIADC(1)ThereareFourADCsoperateinparallelImplementedthePost-Processing4ADCsAD6645ImplementedthePost-Processing14bit4GspsTIADC14bit320MspsTIADC(2)模拟前端:功分器+变压器多相时钟产生:分立锁相环结构FPGA内实时修正失配误差14bit320MspsTIADC(3)Fin=59.0MHzOffsetErr

6、or:(LSB)18.99.019.114.0GainError:(%)0-2.01-1.57-0.80TimeError:(ps)0-2.615.137.6修正前:SINAD=40.1dB SFDR=41.0dB修正后:SINAD=66.4dB SFDR=92.1dB8bit4GspsTIADC(1)8bit4GspsTIADCAT84AD001BADC数据接收和存储8bit4GspsTIADC(2)模拟前端:功分器+变压器多相时钟产生:集成锁相环+延迟线高速LVDS信号接收8bit4GspsTIADC

7、(3)Fin=803.0MHzOffsetError:(LSB)0-3.78-10.66-3.38GainError:(%)0-2.65-0.48-1.69TimeError:(ps)0-39.63-22.91-81.22修正前:SINAD=17.3dB SFDR=19.4dB修正后:SINAD=35.4dB SFDR=50.8dB8bit500MspsTIADC(1)8bit500MspsTIADCAD9480ADC数据接收和存储8bit500MspsTIADC(2)模拟前端:可变增益放大器多相时钟产

8、生:集成锁相环DDRSDRAM大容量数据缓存8bit4GspsTIADC(3)Fin=50.0MHzOffsetError:(LSB)0-4.1GainError:(%)01.006TimeError:(ps)047.3修正前:SINAD=35.5dB SFDR=35.2dB修正后:SINAD=44.6dB SFDR=62.8dBThanks!

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。