双界面卡的发展研究及其技术构架

双界面卡的发展研究及其技术构架

ID:24978667

大小:50.00 KB

页数:5页

时间:2018-11-17

双界面卡的发展研究及其技术构架_第1页
双界面卡的发展研究及其技术构架_第2页
双界面卡的发展研究及其技术构架_第3页
双界面卡的发展研究及其技术构架_第4页
双界面卡的发展研究及其技术构架_第5页
资源描述:

《双界面卡的发展研究及其技术构架》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、双界面卡的发展研究及其技术构架

2、第1摘要:如今,非接触式IC卡在人们的日常生活中得到了越来越多的应用,非接触式卡的功能也变得越来越强大,出现了非接触式IC卡和接触式IC卡结合的双界面IC卡。在非接触卡集成入CPU,通过片上操作系统(COS)软件来提供一个简单、强大的应用软件开发接口和更强的安全机制是当前非接触卡的发展趋势。本文研究了一个双界面的CPU卡,提出了一个新的双界面卡架构,使得设计开发能在原有的基础上快速完成。关键词:接触卡、非接触卡、双界面卡、片上操作系统1.引言1.1.非接触卡与接触

3、卡的介绍如今,接触式IC卡(下简称接触卡)在人们的日常生活中得到了普遍的应用。在接触卡的普及过程中,逐渐发现了许多的弊端:卡在读写器上经常拔插造成的磨损导致接触不良,从而引起数据传输错误,并且卡与读写器之间的磨损也大大缩短了卡和读写器的使用寿命;另外,接触卡的通讯速率较低,再加上插拔卡的动作延误,造成每一笔交易需要较长时间的等待。为了解决这些问题,非接触式IC卡(下简称非接触卡)应运而生。非接触卡的优点是显而易见的:它通过无线电波与读写设备进行通讯,无裸露触点,与读写器间也无机械接触,可靠性和使

4、用寿命高;它的通讯速率高于接触卡,在一定距离范围内可以从任意方向与读写设备通讯,从而使操作更为方便、快捷。因此,非接触卡在很多场合已经取代了接触卡,在卡市场所占的份额越来越大。非接触卡也存在缺陷:当卡片弯曲过度时,卡片容易因线圈焊点断裂而失效;在一些场合的通讯容易受环境干扰而失败;加密方法较简单,安全性低于接触卡等。总的来说,接触卡和非接触卡因使用环境不同各有利弊,因此在实际应用中都得到了广泛的应用。相对来说,在安全要求较高,操作速度要求不高的应用如银行卡中通常使用接触卡;而在安全要求较低,操作

5、速度要求较高的应用如公共交通中,通常使用非接触卡。500)this.style.ouseg(this)">非接触式IC卡与接触式IC卡的优缺点比较如表1所示。1.2.非接触卡应用发展随着技术和应用的发展,非接触式卡的应用越来越广泛,功能也越来越强大。应用中出现了非接触式IC卡和接触式IC卡结合的双接口IC卡,双接口IC卡既具有非接触卡的耐用性和方便性,又不失安全性。越来越多的应用除了对非接触卡的接口提出了要求,还对传统非接触卡的应用开发提出了进一步的要求。原来非接触卡的指令比较简单,功能比较少。

6、要完成一个复杂的操作如建立一个文件需要对非接触卡的数据结构十分了解而且要编写许多条指令。特别的,非接触卡中存放的许多资料是比较敏感,的如金额之类,在对这些资料进行读写时,如果发生意外使操作中断,如何正确恢复资料是一个很头痛的问题,这需要很高软件技巧。所有这些大大阻碍了非接触卡的应用开发。因此在非接触卡集成入CPU,通过COS软件来提供一个简单、强大的应用软件开发接口是一个很好的解决方法。2.研究目标与内容本文的研究目标是设计一个带串行接触接口和非接触式接口的CPU卡芯片。我们称这个设计为双界面卡

7、。本文研究的思路是怎样合理的设计芯片架构,使CPU、操作系统软件和外部界面接口无关,尽量利用原有设计资源完成芯片设计。2.1芯片架构芯片主要由CPU系统、界面接口和存储器三个主要部分组成。界面接口负责和外界进行命令和资料的传输,本芯片提供了ISO/IEC14443-A的非接触接口和基于串行通迅的接触接口。500)this.style.ouseg(this)">CPU系统是兼容8051指令的高速微处理器、外设、RAM、ROM和EEPROM组成。芯片的架构如图1所示。这个架构的基本思想是使智能卡的C

8、PU系统与界面之间接口相对独立。使界面接口形成应用的底层,操作系统软件的应用处理不必关心接口的具体实现。这意味着从应用软件开发的角度看到的资料是与应用正在使用何种具体接口是不相关的。接口可以随着应用的发展而改变,可以是接触和非接触的组合,甚至可以是蓝牙、OS管来代替普通的二极管。需要指出的是,来自非接触界面的电压产生电路是桥式整流结构,电流不会反向流动,所以不需要串一个象D1那样的二极管。DC-DC模块是为了在不同的电源电压下,提供系统一个较低的、稳定的工作电压。这有利于降低芯片的功耗和适应不同

9、应用场合的电源电压的要求。500)this.style.ouseg(this)">2.4复位信号产生上图是CPU复位信号的产生。上下电检测模块负责监视VDD的电压,在上电过程或工作电压过低时产生上下电复位信号;Hz)和clk2(典型频率为3.58MHz)到系统时钟clk的切换,并可由CPU来关断clk来节省功耗。在中断INT1和INT2发生时,时钟管理模块负责恢复系统时钟。从系统架构可以看出,在正常工作时的CPU和两个界面的时钟并不需要同步,这是因为由功能独立的界面模块负责各自通讯,通讯的时钟可

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。