基于高阶调制技术的视神经刺激器数字电路优化及后端物理设计

基于高阶调制技术的视神经刺激器数字电路优化及后端物理设计

ID:23516499

大小:4.05 MB

页数:58页

时间:2018-11-08

基于高阶调制技术的视神经刺激器数字电路优化及后端物理设计_第1页
基于高阶调制技术的视神经刺激器数字电路优化及后端物理设计_第2页
基于高阶调制技术的视神经刺激器数字电路优化及后端物理设计_第3页
基于高阶调制技术的视神经刺激器数字电路优化及后端物理设计_第4页
基于高阶调制技术的视神经刺激器数字电路优化及后端物理设计_第5页
资源描述:

《基于高阶调制技术的视神经刺激器数字电路优化及后端物理设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、目录目录1前言.....................................................................11.1研究背景及意义......................................................11.2视觉假体简介........................................................21.2.1视觉假体刺激器的研究现状......................................21

2、.2.2视觉假体系统结构..............................................41.3本文的主要内容与各章节结构..........................................51.3.1课题来源......................................................51.3.2论文主要研究内容..............................................51.3.3论文各章节结构...........

3、.....................................52视神经刺激器高阶调制解调算法模型验证.....................................72.1调制解调方式的选择..................................................72.216DAPSK编解码方式..................................................82.316DAPSK调制原理及实现........................

4、......................92.3.116DAPSK调制原理...............................................92.3.216DAPSK调制算法验证...........................................92.416DAPSK解调原理及实现.............................................112.4.116DAPSK解调原理....................................

5、..........112.4.216DAPSK解调算法验证..........................................122.4.316DAPSK误码率与信噪比关系....................................13316DAPSK电路硬件资源的优化设计...........................................153.116DAPSK调制解调电路VLSI硬件结构..................................153.1.1调制端

6、VLSI硬件结构..........................................153.1.2解调端VLSI硬件结构..........................................163.216DAPSK调制解调电路VLSI优化设计..................................173.2.1电路位宽选取与硬件资源分布...................................173.2.2滤波器阶数选取与系数设计.....................

7、................183.2.3常系数FIR滤波器硬件优化设计.................................203.3数字滤波器及整体电路仿真...........................................243.416DAPSK电路优化后FPGA验证........................................25416DAPSK电路逻辑综合与扫描链的插入.......................................274.1逻辑综合

8、...........................................................274.1.1逻辑综合的基本流程...........................................274.1.2逻辑综合主要约束............

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。