模数混合设计:高速dac设计注意事项二

模数混合设计:高速dac设计注意事项二

ID:2291305

大小:878.00 KB

页数:5页

时间:2017-11-15

模数混合设计:高速dac设计注意事项二_第1页
模数混合设计:高速dac设计注意事项二_第2页
模数混合设计:高速dac设计注意事项二_第3页
模数混合设计:高速dac设计注意事项二_第4页
模数混合设计:高速dac设计注意事项二_第5页
资源描述:

《模数混合设计:高速dac设计注意事项二》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、模数混合设计:高速DAC设计注意事项二Jlongx@163.comTHS5661A12bit125MSPSDAC设计分析一、SCH方面:(1)数据输入端口串联终端匹配33R【高速信号外接长线时,反射考虑】;然后加了缓冲门【LVT考虑驱动能力】,再加串联终端匹配33R【反射考虑】。(2)时钟从端口输入或SMA输入【并联端接匹配】,然后经过缓冲门【ALVC考虑速度兼顾驱动能力】,与数据线等延时考虑。―――――――――――――――――――――――――――――――――――――――(3)参考源,采用LT1004-1.2V微集成电压参考源,精度达到正负

2、4mV,低噪声。5/5模数混合设计:高速DAC设计注意事项二Jlongx@163.com(1)DAC模拟输出可选balun或者宽带差值运放转为单端输出;balun方式适合高频输出,其低频特性不好,宽带运放则DC到100MHz以下;如何选择请参考下文;u差值运放输出端加一个R,相位裕量考虑。uBalun前面加一个100欧姆,100//(49.9+49.9)=50则balun输出阻抗为Z=n*n*50=50欧姆,所以SMA口输出接50欧姆的测量设备,可以获得最佳效果。【匹配原理】―――――――――――――――――――――――――――――――――

3、――――――(2)电源滤波处理。LC构成低通滤波器,主要滤除几百k低频纹波噪声;高频噪声由于电感的分布参数耦合到下一级,所以在后级加磁珠抑制高频噪声。5/5模数混合设计:高速DAC设计注意事项二Jlongx@163.comLC幅频特性分析:(1)模拟地和数字地多点相连。抑制数字地噪声耦合到模拟地中。5/5模数混合设计:高速DAC设计注意事项二Jlongx@163.com二、PCB方面:(1)数据输入信号线等长处理【考虑高速情况,做电等长处理】(2)主要是数字地和模拟地隔离;采用多层板:地平面和电源平面,可以做阻抗控制,等电长度处理等。5/5

4、模数混合设计:高速DAC设计注意事项二Jlongx@163.com三、参考LVT与ALVC,HCAHC比较:母板+板卡的设计中尤其要考虑选型。Balun与运放选择比较:5/5

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。