555时基电路实验报告

555时基电路实验报告

ID:22905272

大小:68.00 KB

页数:11页

时间:2018-11-01

555时基电路实验报告_第1页
555时基电路实验报告_第2页
555时基电路实验报告_第3页
555时基电路实验报告_第4页
555时基电路实验报告_第5页
资源描述:

《555时基电路实验报告》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、555时基电路实验报告实验七555时基电路的应用实验七555时基电路的应用一、实验目的1.掌握555时基电路的结构和工作原理,学会对此芯片的正确使用;2.学会分析和测试用555时基电路构成的单稳态触发器、多谐振荡器。二、实验仪器1.双踪示波器2.数字万用表3.数字学习机三、预习要求1.复习555时基电路的功能及参数;2.复习多谐振荡电路及单稳态触发器电路的功能;3.熟悉555时基电路构成的多谐振荡电路及单稳态触发器电路;4.复习单稳态触发器的脉冲宽度TA,CMOS型的电源电压为+3~+18V。5

2、55电路的工作原理555电路的内部电路方框图如图8-1所示。它含有两个电压比较器,一个基本RS触发器,一个放电开关管T,比较器的参考电压由三只5KΩ的电阻器构成分压器提供。它们分别使高电平比较器A1的同相输入端和低电平比较器A2的反相输入端的参考电平为21VCC和VCC。A1与A233的输出端控制RS触发器状态和放电管开关状态。当输入信号自6脚,即高电平触发输出并2VCC时,触发器复位,555的输出端3脚输出低电平,同时放电开关管导通;31当输入信号自2脚输入并低于VCC时,触发器置位,555的

3、3脚输出高电平,同时放电开3超过参考电平关管截止。图8-1555定时器内部框图RD是复位端,当RD=0,555输出低电平。平时RD端开路或接VCC。VC是控制电压端(5脚),平时输出2VCC作为比较器A1的参考电平,当5脚外接一个3输入电平,即改变了比较器的参考电平,从而实现对输出的另一种控制,在不接外加电压时,通常接一个0.01μf的电容器到地,起滤波作用,以消除外来的扰,以确保参考电平的稳定。T为放电管,当T导通时,将给接于脚7的电容器提供低阻放电通路。555定时器主要是与电阻、电容构成充放

4、电电路,并由两个比较器来检测电容器上的电压,以确定输出电平的高低和放电开关的通断。这就很方便地构成从微秒到数十分钟的延迟电路,可方便地构成单稳态触发器,多谐振荡器,施密特触发器等脉冲产生或波形变换电路。2.555定时器的典型应用(1)构成单稳态触发器图8-2(a)为由555定时器和外接定时元件R、C构成的单稳态触发器。触发电路由C1、R1、D构成,其中D为钳位二极管,稳态时555电路输入端处于电源电平,内部放电开关管T导通,输出端F输出低电平,当有一个外部负脉冲触发信号经C1加到2端。并使1VC

5、C,低电平比较器动作,单稳态电路即开始一个暂态过程,电容C开32始充电,VC按指数规律增长。当VC充电到VCC时,高电平比较器动作,比较器A1翻转,32端电位瞬时低于输出VO从高电平返回低电平,放电开关管T重新导通,电容C上的电荷很快经放电开关管放电,暂态结束,恢复稳态,为下个触发脉冲的来到做好准备。波形图如图8-2(b)所示。图8-2(a)图8-2(b)暂稳态的持续时间tg">经理尊贵热线:13483749293百度空间:淘宝店:欢迎您的访问!!篇三:555时基电路及其应用实验六555时基电路

6、及其应用一、实验目的1、熟悉555型集成时基电路结构、工作原理及其特点2、掌握555型集成时基电路的基本应用二、实验原理集成时基电路又称为集成定时器或555电路,是一种数字、模拟混合型的中规模集成电路,应用十分广泛。它是一种产生时间延迟和多种脉冲信号的电路,由于内部电压标准使用了三个5K电阻,故取名555电路。其电路类型有双极型和CMOS型两大类,二者的结构与工作原理类似。几乎所有的双极型产品型号最后的三位数码都是555或556;所有的CMOS产品型号最后四位数码都是7555或7556,二者的逻

7、辑功能和引脚排列完全相同,易于互换。555和7555是单定时器。556和7556是双定时器。双极型的电源电压VCC=+5V~+15V,输出的最大电流可达200mA,CMOS型的电源电压为+3~+18V。1、555电路的工作原理555电路的内部电路方框图如图6-1所示。它含有两个电压比较器,一个基本RS触发器,一个放电开关管T,比较器的参考电压由三只5KΩ的电阻器构成的分压器提供。它们分别使高电平比较器A1的同相输入端和低电平比较器A2的反相输入端的参考电平为VCC和VCC。A1与A2的输出端控制

8、RS触3321发器状态和放电管开关状态。当输入信号自6脚,即高电平触发输入并超过参考电平VCC时,触发器32复位,555的输出端3脚输出低电平,同时放电开关管导通;当输入信号自2脚输入并低于VCC时,31触发器置位,555的3脚输出高电平,同时放电开关管截止。RD是复位端(4脚),当RD=0,555输出低电平。平时RD端开路或接VCC。(a)(b)图6-1555定时器内部框图及引脚排列VC是控制电压端(5脚),平时输出23VCC作为比较器A1的参考电平,当5脚外接一个输入电压,即改变了比较器的参

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。