欢迎来到天天文库
浏览记录
ID:10827596
大小:67.00 KB
页数:5页
时间:2018-07-08
《555时基电路的应用实验报告》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、555时基电路的应用实验报告总结实验结果篇三:实验五555时基电路应用实验实验五555时基电路应用实验一、实验目的1、熟悉555定时器的工作原理及逻辑功能。2、学习555定时器的应用。二、实验设备及器件1、智能实验台1台2、示波器1台3、555集成定时器1片4、电阻33K、100K各1只5、电位器100K1只6、电容0.01μf、0.02μf各1只三、实验内容及步骤555定时器是由比较器C1和C2、基本RS触发器和三极管T1组成,如图5-1所示。这是一种多用途的集成电路,利用它能方便的接成施密特触发器、单稳态触发器或振荡器。图5-11、用555定时器构成单稳态触发器(1)按图5-
2、2接线。图5-2(电容在扩展板中)(2)在V1端输入频率为10KHZ幅度为5V的方波信号用示波器观察并记录Vi、VC和VO波形,测出VO脉冲宽度,与理论值进行比较,将测量结果记入表5-1。表5-12、用555定时器构成多谐振荡器(1)按图5-3接好线,检查无误后,可接通电源。图5-3(电容在扩展板中)(2)用示波器观察3脚和6脚的波形。(3)改变可调电阻RP的数值,观察输出波形的变化。注意f0的变化,将测量结果记入表5-2.表5-22、用555定时器构成占空比可调的方波发生器(1)按图5-4接好线,检查无误后,可接通电源。图5-4(电容在扩展板中)(2)调节10K电位器,用示波器
3、观察3脚和6脚的波形变化。五、实验要求1、熟悉并验证555定时器的工作原理。2、画出各要求实验的波形图并进行分析。3、交出完整的试验报告。篇四:实验八555时基电路及其应用实验八555时基电路及其应用一、实验目的1.熟悉555型集成时基电路的电路结构、工作原理及其特点。2.掌握555型集成时基电路的基本应用。二、实验原理集成时基电路称为集成定时器,是一种数字、模拟混合型的中规模集成电路,其应用十分广泛。它是一种产生时间延迟和多种脉冲信号的电路,由于内部电压标准使用了三个5K电阻,故取名555电路。其电路类型有双极型和CMOS型两大类,二者的结构与工作原理类似。几乎所有的双极型产品
4、型号最后的三位数码都是555或556;所有的CMOS产品型号最后四位数码都是7555或7556,二者的逻辑功能和引脚排列完全相同,易于互换。555和7555是单定时器。556或7556是双定时器。双极型的电源电压Vec=+5~+15V,输出的最大电流可达200mA,CMOS型的电源电压为+3~+18V。555电路的工作原理555电路的内部电路方框图如图8-1所示。它含有两个电压比较器,一个基本RS触发器,一个放电开关管T,比较器的参考电压由三只5KΩ的电阻器构成分压器提供。它们分别使高电平比较器A1的同相输入端和低电平比较器A2的反相输入端的参考电平为21VCC和VCC。A1与A
5、233的输出端控制RS触发器状态和放电管开关状态。当输入信号自6脚,即高电平触发输出并2VCC时,触发器复位,555的输出端3脚输出低电平,同时放电开关管导通;31当输入信号自2脚输入并低于VCC时,触发器置位,555的3脚输出高电平,同时放电开3超过参考电平关管截止。图8-1555定时器内部框图RD是复位端,当RD=0,555输出低电平。平时RD端开路或接VCC。VC是控制电压端(5脚),平时输出2VCC作为比较器A1的参考电平,当5脚外接一个3输入电平,即改变了比较器的参考电平,从而实现对输出的另一种控制,在不接外加电压时,通常接一个0.01μf的电容器到地,起滤波作用,以消
6、除外来的扰,以确保参考电平的稳定。T为放电管,当T导通时,将给接于脚7的电容器提供低阻放电通路。555定时器主要是与电阻、电容构成充放电电路,并由两个比较器来检测电容器上的电压,以确定输出电平的高低和放电开关的通断。这就很方便地构成从微秒到数十分钟的延迟电路,可方便地构成单稳态触发器,多谐振荡器,施密特触发器等脉冲产生或波形变换电路。2.555定时器的典型应用(1)构成单稳态触发器图8-2(a)为由555定时器和外接定时元件R、C构成的单稳态触发器。触发电路由C1、R1、D构成,其中D为钳位二极管,稳态时555电路输入端处于电源电平,内部放电开关管T导通,输出端F输出低电平,当有
7、一个外部负脉冲触发信号经C1加到2端。并使1VCC,低电平比较器动作,单稳态电路即开始一个暂态过程,电容C开32始充电,VC按指数规律增长。当VC充电到VCC时,高电平比较器动作,比较器A1翻转,32端电位瞬时低于输出VO从高电平返回低电平,放电开关管T重新导通,电容C上的电荷很快经放电开关管放电,暂态结束,恢复稳态,为下个触发脉冲的来到做好准备。波形图如图8-2(b)所示。图8-2(a)图8-2(b)暂稳态的持续时间ts)说明:Vi输入一个触发脉冲,输出端随即变为高电平,经TW
此文档下载收益归作者所有