滴滴警报器设计方案

滴滴警报器设计方案

ID:22702517

大小:836.80 KB

页数:14页

时间:2018-10-31

滴滴警报器设计方案_第1页
滴滴警报器设计方案_第2页
滴滴警报器设计方案_第3页
滴滴警报器设计方案_第4页
滴滴警报器设计方案_第5页
资源描述:

《滴滴警报器设计方案》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、1引言随着我国经济的快速发展,为了增强社会的安全保障,电子报警这门综合技术的正在进入我们的研究领域。“嘀、嘀”报警声设计是我们今天的课题,木设计毡括确定控制任务、系统总体方案设计、硬件系统设计、软件程序的设计等,以便使我们掌握有关单片机控制的设计思想和设计方法。为今后从事单片机控制系统开发工作打下基础。2设计内容及要求本课程设计的基本要求是使大家全面掌握单片机控制系统设计的基本理论,熟悉掌握MCS—51系列单片机的编程方法,具体方法是:用AT89S51单片机产生“嘀、嘀、…”报警声从P1.0端口输出,产生频率为lKHz

2、,1)1KHZ方波从P1.0输出0.2秒。2)接着0.2秒从H.0输出电平信号,如此循环下去,就形成所需的报警声了。3AT89C51的主要特性和管脚说明AT89C51是一种带4K字节闪烁可编程可擦除只读存储器的低电压,高性能CM0S8位微处理器,俗称单片机。该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。由于将多功能8位CPU和闪烁存储器组合在单个芯片中,ATMEL的AT89C51是一种高效微控制器,为很多嵌入式控制系统提供Y—种灵活性高且价廉的方案。3.1主要特性:

3、•与MCS-51兼容•4K字节可编程闪烁存储器•寿命:1000写/擦循科数据保留时间:10年•全静态工作:0HZ-24HZ•三级程序存储器锁定•128相位内部RAM•32可编程I/O线•两个16位定时器/计数器•5个中断源•可编程串行通道•低功耗的闲置和掉电模式•片内振荡器和吋钟电路3.2管脚说明:VCC:供电电压。GXD:接地P0口:P0口为一个8位漏级开路双向1/0口,每脚可吸收8TTL门电流。当P1口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FIAS

4、H编程时,P0门作为原码输入门,当HASH进行校验吋,P0输出原码,此吋P0外部必须被拉高。P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平吋,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,P1口作为第八位地址接收。P2口:P2口为一个内部上拉电阻的8位双向I/O口,P2门缓冲器可接收,输出4个TTL门电流,当P2口被写“1”吋,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P

5、2口的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。在给出地址“1”时,它利用内部上拉优势,当对外部八位地址数据存储器进行读写吋,P2kJ输出其特殊功能寄存器的内容。P2UI在FLASH编程和校验时接收高八位地址信号和控制信号。P3口:P3口管脚是8个带内部上拉电阻的双向I/O口,可接收输出4个TTL门电流。当P3口写入“1”后,它们被内部上拉为高电平,并用作输入。作为输入,由于外部下拉为低电平,P3口将输出电流(ILL)这是

6、由于上拉的缘故。P3门也可作为AT89C51的一些特殊功能门,如下表所示:口管脚备选功能:P3.0RXD(串行输入口)P3.1TXD(串行输出口)P3.2/INTO(外部中断0)P3.3/INT1(外部中断1)P3.4T0(记时器0外部输入)P3.5T1(记吋器1外部输入)P3.6/WR(外部数据存储器写选通)P3.7/RD(外部数据存储器读选通)P3门同时为闪烁编程和编程校验接收一些控制信号。RST:复位输入。当振荡器复位器件时,要保持RST脚W个机器周期的高电平时间。ALE/PROG:当访问外部存储器时,地址锁存允

7、许的输出电平用于锁存地址的地位字节。在FLASH编程期间,此引脚用于输入编程脉冲。在平时,ALE端以不变的频率周期输出正脉冲信号,此频率为振荡器频率的1/6。因此它可用作对外部输出的脉冲或用于定时目的。然而要注意的是:每当用作外部数据存储器时,将跳过一个ALE脉冲。如想禁止ALE的输出可在SFR8EH地址上置0。此时,ALE只有在执行MOVX,M0VC指令是ALE才起作用。另外,该引脚被略微拉高。如果微处理器在外部执行状态ALE禁止,置位无效。/PSEN:外部程序存储器的选通信号。在由外部程序存储器取指期间,每个机器周

8、期两次/PSEN有效。但在访问外部数据存储器时,这两次有效的/PSEN信号将不出现。/EA/VPP:当/EA保持低电平时,则在此期间外部程序存储器(0000H-FFFFH),不管是否有内部程序存储器。注意加密方式1时,/EA将内部锁定为RESET;当/EA端保持高电平吋,此间内部程序存储器。在FLASH编程期间,此引脚也用于施加1

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。