欢迎来到天天文库
浏览记录
ID:22666064
大小:926.47 KB
页数:33页
时间:2018-10-30
《北京邮电大学微机原理与接口技术硬件实验报告》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、信息与通信工程学院微机原理与接口技术硬件实验报告班级:学号:序号:日期:2015-10-30——2015-12-26-555555667777788911111123777778891221111111111111111222二三四五六七目录实验一I/O地址译码3一、实验目的3二、实验原理及内容3三、硬件接线图与软件程序流程图3源辦4五、实验结果六、实验总结七、实验收获与心得体会实验二简单并行接口一、实验目的二、实验原理及内容三、硬件接线图与软件程序流程图四、源程序五、实验结果六、实验总结七、实验收获与心得体会实验四
2、七段数码管一、实验目的二、实验原理及内容三、硬件接线图与软件程序流程图四、源程序五、实验结果六、实验总结七、实验收获与心得体会实验八可编程定时器/计数器(8253/8254)一、实验目的二、实验原理及内容三、硬件接线图与软件程序流程图四、源程序五、实验结果六、实验总结与思考题七、实验收获与心得体会实验十六串行通讯8251'实验i的、实验原理及内容、硬件接线图与软件程序流程图>、实验结果、实验总结与思考题、实验收获与心得体会实验一I/O地址译码一、实验目的掌握I/O地址译码电路的工作原理。二、实验原理及内容1、实验电路
3、如图1-1所示,其中74LS74为D触发器,可直接使用实验台上数字电路实验区的D触发器,74LS138为地址译码器。译码输出端YO〜Y7在实验台上“I/O地址“输出端引出,每个输出端包含8个地址,YO:280H-287H,Yl:288H〜28FH,……当CPU执行I/O指令且地址在280H〜2BF1I范围内,译码器选中,必有一根译码线输出负脉冲。例如:执行下面两条指令MOVDX,2A0IIOUTDX,AL(或INAL,DX)Y4输出一个负脉冲,执行下面两条指令MOVDX,2A8HOUTDX,AL(或INAL,DX)Y
4、5输出一个负脉冲。利用这个负脉冲控制L7闪烁发光(亮、灭、亮、灭、……),时间间隔通过软件延时实现。2、接线:Y4/I0地址接CLK/D触发器Y5/I0地址接CD/D触发器D/D触发器接SD/D角发器接+5VQ/D触发器接L7(LED灯)或逻辑笔三、硬件接线图与软件程序流程图硬件连接图如下:1-245程序流程图如下:(开始)选中2A0H延时迭中2A8H这时四、源程序CODESEGMENTASSUMECS:CODE;定义代码段START:MOVDX,2A0HOUTDX,AL:选通Y4CALLDELAY;延时MOVDX,
5、2A8HOUTDX,AL;选通Y5CALLDELAY;延时MOVAH,1HINT16H:01号功能调用,从键盘接收按键JZSTART;无键按下,返回STARTM0VAH,4CHINT21H;有键按下,返回DOS系统DELAYPROCNEAR;延时子程序,循环系数为100MOVBX;100L00P1:MOVCX,0LOOP2:LOOPLOOP2DECBXJNZLOOF1RETDELAYENDPCODEENDSENDSTART五、实验结果按下键盘时L7闪烁发光,交替亮灭。六、实验总结实验一开始时不理解怎样选通Y4和Y5的
6、地址,对整个接口电路分析后才明白了译码电路真正的原理。七、实验收获与心得体会本次实验主要了解了端口的输出,D触发器作为一个外部端口实现了向D触发器内写值并正确输出,控制灯泡亮灭,实现了译码功能。对I/O接口有了更深的理解,对以后的实验很有帮助。这次实验是第一次用汇编语言來让硬件实现功能,和之前学过的C++有很大的区别,也让我进一步看到了他们的不同之处。实验二简单并行接口实验目的掌握简单并行接口的工作原理及使用方法实验原理及内容1、按下面图4-2-1简单并行输出接口电路图连接线路(7札S273插通用插座,74LS32用
7、实验台上的“或门”)。74LS273为八D触发器,8个D输入端分别接数据总线DO〜D7,8个Q输出端接LED显示电路L0〜L7。2、编程从键盘输入一个字符或数字,将其ASCII码通过这个输出接口输出,根据8个发光二极管发光情况验证正确性。3、按下面图4-2-2简单并行输入接口电路图连接电路(7札S244插通用插座,74LS32用实验台上的“或门”)。74LS244为八缓冲器,8个数据输入端分别接逻辑电平开关输出K0〜K7,8个数据输出端分别接数据总线DO〜D7。4、用逻辑电平开关预置某个字母的ASCII码,编程输入这
8、个ASCII码,并将其对应字母在屏幕上显示出来。5、接线:1)输出按图4-2-1接线(图中虚线为实验所需接线,74LS32为实验台逻辑或门)2)输入按图4-2-2接线(图中虚线为实验所需接线,74LS32为实验台逻辑或门)三、硬件接线图与软件程序流程图74LS244硬件连接图如下:74LS273DODl»D2D3D4»05參D607.12345
此文档下载收益归作者所有