reedsolomon编解码器的可编程逻辑实现编译器

reedsolomon编解码器的可编程逻辑实现编译器

ID:22372041

大小:56.00 KB

页数:6页

时间:2018-10-28

reedsolomon编解码器的可编程逻辑实现编译器_第1页
reedsolomon编解码器的可编程逻辑实现编译器_第2页
reedsolomon编解码器的可编程逻辑实现编译器_第3页
reedsolomon编解码器的可编程逻辑实现编译器_第4页
reedsolomon编解码器的可编程逻辑实现编译器_第5页
资源描述:

《reedsolomon编解码器的可编程逻辑实现编译器》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、ReedSolomon编解码器的可编程逻辑实现编译器

2、第1lunon编译码器的使用及其结果。详细地描述了几种不同编译码器的设计,并分析了它们资源需求和编译码性能。1.简介本文所述的ReedSolomon编译码器编译器能够产生多种代码形式的ReedSolomon的宏编码器和译码器,这些代码形式在参数部分详细说明,一旦确定了代码,可以对顶层HDL代码以Altera10K器件进行编译。通常,编码器编译包括装配和布线不超过一分钟,而译码器编译也只要五分钟。这个应用程序也能够产生测试代码,可以验证所生成内核的功能。有

3、三种ReedSolomon编译码器的宏单元,一个是编码器,另两个是译码器它们是为不同规模/性能要求而优化的。性能较低的译码器,也依据分立译码器,接收一个码字,计算差错位置和值,写回纠正后的码字。性能较高的译码器,或流译码器,连续读取和写回码字。流译码器或多或少地多使用一些逻辑,但需要更多的存储空间,由于译码模块之间进行流水线作业因此性能有很大程度的改善。2.参数500)this.style.ouseg(this)">以下参数定义了ReedSolomon码字。A.每个码字的符号总数每个码字有多达2m-1个符号

4、,也就是N。对ReedSolomon编译器,N必须大于3,受最小的R+1限制。B.校验符号数目编译器支持4到40个校验符号,或者R,受最大N-1校验符号限制。C.每个符号的位数虽然ReedSolomon码字可以为每个符号定义任意位数m,但编译器的有效范围从4到8比特。D.不可约域多项式域多项式,或域(field),指定了有限域中元素的级数。域的大于由m给定,每个域大小仅受限于有效域多项式数目。域多项式通常由系统规范确定,但是对于给定的m,编译器能够使用任何有效的域多项式。另外FIELD.EXE应用程序可以根

5、据任意m计算所有有效的域。E.生成多项式的第一个根域多项式描述的符号内各位之间的关系,而生成多项式则描述了符号之间的关系。生成多项式在编码期间生成校验符号。编译器支持0到2m-1-R之间的genstart。500)this.style.ouseg(this)">3.设计流程使用第二节中描述的参数,DOS应用程序将生成用于HDL结构框架设计的插件。用于生成编码器的应用程序是ENCRSV3,生成译码器的应用程序是DECRSV3。可以按第二节所列的参数顺序调用这两个应用程序。应用程序会检验并确认参数处于有效范围内

6、,确认这些参数组合能够生成有效的RS码。应用程序还可以为这个RS编译码产生测试代码,马上就可以进行功能测试了。程序运行之后,就能够以独立的设计或作为更大系统设计的一部分编译所需功能的顶层HDL。4.资源要求所需资源的数量主要取决于m和R。每个码字的符号数目不会影响译码器所需逻辑,因为接收的符号存储在Altera10K器件的嵌入存储块中。编码器需要很少的逻辑单元,而不需要存储块。编码器的规模随m和R线性变化。图1为当m=8时,编码器规模和R的关系。虽然对给定的m的R,分立和流式译码器之间有大略的线性关系,但它

7、们的规模随m和R呈几何增长。除了逻辑之外,分立译码器需要两个嵌入存储块,而流式译码器需要五个存储块。若生成多项式的第一个根大于零,那么需要更多的存储块。图2为m=8时,译码器规模和R的关系。5.计算系统性能编码器的性能取决于m和R,以及器件的布线和装配。500)this.style.ouseg(this)">通常绝大部分的参数组合都可以实现40MHz系统时钟速度,这说明编码器的性能一般高于译码器。当编码每个时期你生一个符号,吞吐速率和系统时钟速率一样。译码器的系统性能取决于系统时钟速率以及所选的RS码字。处

8、理一个码字所需的最小和最大时钟速率,取决于N和R。如果接收码字的差错小于最大差错数目t,译码所需的时钟周期小于最大周期数。若接收的码字多于t个差错,那么最大时钟周期后,译码器输出接收的码字,并把DECFAIL标志置位。分立和流式译码器均有规模/性能(size/performance)权衡参数speed,它可以设置为"single"或"double"。实现"double"(加倍)内部处理单元无需很多的额处逻辑,不多于2m2个逻辑单元。速度参数也会提高分立译码器的性能,但可能会影响流译码器的吞吐量。当N为码字的

9、最大允许值(2m-1)时,译码器的吞吐量最大。A.分立译码器当speed为"single"时,分立译码器的最大延如下,其中包括读取接收的码字和写回纠正后的码字。3N+3R2(1)对于较大的R值,那么延迟主要决定于第二项。当speed是"double"时,分立译码器的最大延迟为:3N+1.7R2(2)对于R小于14,译码可能需要额外延迟40个周期。若R值更大,延迟可能稍微短一些。图3为不同参数N,R以及speed对

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。